[发明专利]流水线模拟数字转换器及其操作方法有效
申请号: | 201710054101.0 | 申请日: | 2017-01-22 |
公开(公告)号: | CN108347246B | 公开(公告)日: | 2021-07-30 |
发明(设计)人: | 陈志龙;李纪颖;锺国圣;黄诗雄 | 申请(专利权)人: | 瑞昱半导体股份有限公司 |
主分类号: | H03M1/00 | 分类号: | H03M1/00;H03M1/08;H03M1/46 |
代理公司: | 隆天知识产权代理有限公司 72003 | 代理人: | 周滨;章侃铱 |
地址: | 中国台*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 流水线 模拟 数字 转换器 及其 操作方法 | ||
1.一种流水线模拟数字转换器,包含多个运算级,所述多个运算级的其中之一包含:
一乘法数字模拟转换器,依据不重叠的一第一时脉及一第二时脉交替操作于一放大阶段及一取样阶段,并且在该放大阶段依据一目标电压对一输入信号进行减法及乘法运算,该目标电压是由一数字码决定;以及
一子模拟数字转换器,耦接该乘法数字模拟转换器,包含:
多个比较器,用来将该输入信号与多个预设电压做比较,以产生多个比较结果;
一判断电路,耦接所述多个比较器,依据所述多个比较结果于该第一时脉及该第二时脉的一非重叠区间产生多个比较完成信号,所述多个比较完成信号分别指示所述多个比较器是否已完成比较;以及
一编码电路,耦接所述多个比较器及该判断电路,依据所述多个比较结果及所述多个比较完成信号决定该数字码。
2.如权利要求1所述的流水线模拟数字转换器,其中该乘法数字模拟转换器包含一电容,该电容的一端是于该取样阶段耦接该输入信号,并且于该非重叠区间耦接该目标电压。
3.一种流水线模拟数字转换器,包含多个运算级,所述多个运算级的其中之一包含:
一子模拟数字转换器,将一输入信号转换成一数字码,并产生多个比较完成信号,所述多个比较完成信号的一部分或全部指示该数字码的一位元是否已决定;
一乘法数字模拟转换器,耦接该子模拟数字转换器,依据不重叠的一第一时脉及一第二时脉交替操作于一放大阶段及一取样阶段,包含:
一运算放大器;以及
一电容,具有一第一端及一第二端,该第一端耦接该运算放大器,该第二端于该取样阶段耦接该输入信号,并且该第二端于该第一时脉及该第二时脉的一非重叠区间依据所述多个比较完成信号的至少其中一个耦接至对应该位元的一目标电压。
4.如权利要求3所述的流水线模拟数字转换器,其中该目标电压是由该数字码决定。
5.如权利要求3所述的流水线模拟数字转换器,其中该子模拟数字转换器包含:
多个比较器,用来将该输入信号与多个预设电压做比较,以产生多个比较结果;
一判断电路,耦接所述多个比较器,依据所述多个比较结果产生所述多个比较完成信号;以及
一编码电路,耦接所述多个比较器及该判断电路,依据所述多个比较结果及所述多个比较完成信号决定该数字码。
6.一种流水线模拟数字转换器操作的方法,用于操作一流水线模拟数字转换器,该流水线模拟数字转换器包含多个运算级,所述多个运算级的其中之一包含一乘法数字模拟转换器,该乘法数字模拟转换器交替操作于一放大阶段及一取样阶段,该方法包含:
将一输入信号与多个预设电压做比较,以产生多个比较结果;
依据所述多个比较结果产生多个比较完成信号,所述多个比较完成信号的一部分或全部指示一数字码的一位元是否已决定;
依据所述多个比较结果及所述多个比较完成信号决定该数字码;
于该取样阶段,将该输入信号输入该乘法数字模拟转换器;以及
于紧邻该取样阶段的该放大阶段开始前,依据所述多个比较完成信号的至少其中一个使该乘法数字模拟转换器耦接至对应该位元的一目标电压。
7.如权利要求6所述的方法,其中该乘法数字模拟转换器包含一电容,其中该将该输入信号输入该乘法数字模拟转换器的步骤是将该输入信号输入该电容的一端,而且该依据所述多个比较完成信号的至少其中一个使该乘法数字模拟转换器耦接至对应该位元的该目标电压的步骤是使该电容的该端耦接该目标电压。
8.如权利要求6所述的方法,其中该放大阶段及该取样阶段是依据不重叠的一第一时脉及一第二时脉决定,且所述多个比较完成信号是于该第一时脉及该第二时脉的一非重叠区间产生。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞昱半导体股份有限公司,未经瑞昱半导体股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710054101.0/1.html,转载请声明来源钻瓜专利网。