[发明专利]一种具有调试接口安全机制的SOC芯片及方法在审
申请号: | 201611126402.1 | 申请日: | 2016-12-09 |
公开(公告)号: | CN108460296A | 公开(公告)日: | 2018-08-28 |
发明(设计)人: | 王健;杨灿华 | 申请(专利权)人: | 上海新微技术研发中心有限公司 |
主分类号: | G06F21/72 | 分类号: | G06F21/72;G06F21/74;G06F21/31 |
代理公司: | 上海光华专利事务所(普通合伙) 31219 | 代理人: | 刘星 |
地址: | 201800 上海市嘉定*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 调试接口 调试端口 安全控制单元 安全访问 安全机制 输入时序 外部设备 存储单元 内部资源 时序波形 输入密码 微处理器 物理连接 物理上将 预先存储 不一致 连通 芯片 隔离 权限 监测 访问 | ||
1.一种具有调试接口安全机制的SOC芯片及方法,其特征在于,包括:
调试端口;
微处理器,包括调试接口;
存储单元,用于预先存储调试接口安全访问密码;
安全控制单元,连接于所述调试端口与所述调试接口之间,用于监测连接于所述调试端口的外部设备的输入时序;当输入时序正确,则将输入密码与所述调试接口安全访问密码进行比较;如果比较结果一致,则打开所述调试端口到所述调试接口之间的通道;如果比较结果不一致,则关闭所述调试端口到所述调试接口之间的通道。
2.根据权利要求1所述的具有调试接口安全机制的SOC芯片及方法,其特征在于:所述安全控制单元包括:
第一密码寄存器,与所述存储单元连接,用于在芯片上电且完成复位操作后接收并暂存来自所述存储单元的调试接口安全访问密码;
第二密码寄存器,用于暂存来自所述外部设备的输入密码;
输入时序监测单元,与所述调试端口及所述第二密码寄存器相连,用于监测连接于所述调试端口的外部设备的输入时序,并在输入时序正确时将输入密码写入所述第二密码寄存器;
比较器,所述比较器的两个输入端分别与所述第一密码寄存器与第二密码寄存器相连,用于将所述输入密码与所述调试接口安全访问密码进行比较。
3.根据权利要求2所述的具有调试接口安全机制的SOC芯片及方法,其特征在于:芯片上电且完成复位操作后,来自所述存储单元的调试接口安全访问密码是通过纯硬件逻辑写入到所述第一密码寄存器,所述第一密码寄存器无法被所述微处理器访问。
4.根据权利要求1所述的具有调试接口安全机制的SOC芯片及方法,其特征在于:所述安全控制单元被设置为当密码比对次数超过预设次数,则锁定芯片。
5.根据权利要求4所述的具有调试接口安全机制的SOC芯片及方法,其特征在于:所述安全控制单元被设置为锁定芯片后,不再接收密码比对数据,只接收存储器擦除指令。
6.根据权利要求4所述的具有调试接口安全机制的SOC芯片及方法,其特征在于:所述预设次数为1~10。
7.根据权利要求1所述的具有调试接口安全机制的SOC芯片及方法,其特征在于:所述调试接口安全访问密码为128比特。
8.根据权利要求1所述的具有调试接口安全机制的SOC芯片及方法,其特征在于:所述存储单元为非易失性存储器。
9.根据权利要求1所述的具有调试接口安全机制的SOC芯片及方法,其特征在于:所述存外部设备为上位机或烧录器。
10.一种调试接口安全机制的方法,其特征在于,应用于如权利要求1-9任意一项所述的具有调试接口安全机制的SOC芯片,所述方法包括:
芯片上电且完成复位操作后,通过纯硬件逻辑将预先存储在所述存储单元内的调试接口安全访问密码写入到第一密码寄存器内,所述第一密码寄存器无法被所述微处理器访问;
所述安全控制单元时刻监测连接于所述调试端口的外部设备的输入时序,当时序正确,则将输入密码写入第二密码寄存器;
当输入密码接收完成后,所述安全控制单元将输入密码与所述调试接口安全访问密码进行比较;
如果比较结果一致,则打开所述调试端口到所述调试接口之间的通道;如果比较结果不一致,则关闭所述调试端口到所述调试接口之间的通道。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海新微技术研发中心有限公司,未经上海新微技术研发中心有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201611126402.1/1.html,转载请声明来源钻瓜专利网。