[发明专利]一种多码率多码长LDPC码的构造及编码方法有效
申请号: | 201610973722.4 | 申请日: | 2016-11-04 |
公开(公告)号: | CN108023673B | 公开(公告)日: | 2020-03-27 |
发明(设计)人: | 彭克武;陈璋美;刘玥 | 申请(专利权)人: | 清华大学 |
主分类号: | H04L1/00 | 分类号: | H04L1/00;H03M13/11;H03M13/25 |
代理公司: | 北京清亦华知识产权代理事务所(普通合伙) 11201 | 代理人: | 张大威 |
地址: | 10008*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 多码率多码长 ldpc 构造 编码 方法 | ||
1.一种多码率多码长LDPC码的构造及编码方法,其特征在于,包括以下步骤:
S1:构造一个支持多码率多码长的QC-LDPC码的模板矩阵TMb2,Kb2,其中,信息节点删除长度为Vb,循环移位子矩阵的每行或每列最多有D个非零元素,最小校验节点长度为Mb1,最大校验节点长度为Mb2,最小信息节点长度为Kb1,最大信息节点长度为Kb2;
S2:根据所述QC-LDPC码的模板矩阵TMb2,Kb2构造一组校验矩阵{Hb*Mb2,b*Kb2},其中b为扩展因子;
S3:接收信息比特长度K、编码比特长度N和输入信息比特;
S4:根据所述信息比特长度K,从多个模板矩阵中选取一个目标模板矩阵,并从所述目标模板矩阵对应的一组校验矩阵中选取一个校验矩阵作为编码校验矩阵,并根据信息比特长度K对所述编码校验矩阵进行缩短,得到缩短校验矩阵,并根据编码比特长度N对所述缩短校验矩阵进行截取,得到截取校验矩阵,并根据信息比特长度K和所述截取校验矩阵的大小对输入信息比特进行零填充,得到填充信息比特;
S5:根据所述截取校验矩阵对长度为b0*Kb0的填充信息比特进行LDPC编码,得到长度为(b0*Kb0+b0*Mb0)的编码比特,其中,b0为用于实际编码的模板矩阵扩展因子参数;
S6:根据输入信息比特长度K,去除所述编码比特中包含的(b0*Kb0-K)个零填充比特,并根据校验比特长度M,去除编码比特最后的(b0*Mb0-M)个校验比特,以及根据所述信息节点删除长度Vb,删除编码比特中包含的前b0*Vb个信息比特,得到长度为(K+M-b0*Vb)=N的输出编码比特。
2.根据权利要求1所述的多码率多码长LDPC码的构造及编码方法,其特征在于,所述S1,进一步包括:
S1.1:构造Mb1行、(Kb1+Mb1)列的模板矩阵TMb1,Kb1,其中Kb1<Kb2,Mb1<Mb2,其中,模板矩阵TMb1,Kb1对应Raptor-like结构QC-LDPC码的最高码率基础校验矩阵的一部分;
S1.2:将模板矩阵TMb1,Kb1进行扩展,得到模板矩阵TMb2,Kb1;
S1.3:对模板矩阵TMb1,Kb1进行扩展,增加(Kb2-Kb1)列,得到模板矩阵TMb1,Kb2;
S1.4:在模板矩阵TMb2,Kb1和TMb1,Kb2的基础上,扩展得到模板矩阵TMb2,Kb2。
3.根据权利要求2所述的多码率多码长LDPC码的构造及编码方法,其特征在于,所述S1.2,进一步包括:
对Mb=Mb1至(Mb2-1),在模板矩阵TMb,Kb1的基础上根据Raptor-like结构各扩展一行一列得到模板矩阵TMb+1,Kb1,最终得到模板矩阵TMb2,Kb1。
4.根据权利要求2所述的多码率多码长LDPC码的构造及编码方法,其特征在于,所述S1.3,进一步包括:
令Mb=Mb1,对Kb=Kb1至Kb2-1,在模板矩阵TMb,Kb的基础上,采用密度演进分析工具辅助选择TMb,Kb+1第(Kb+1)列第1至Mb行的元素值,得到模板矩阵TMb,Kb+1,最终得到模板矩阵TMb1,Kb2。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于清华大学,未经清华大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201610973722.4/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种虚拟交换机的升级方法和装置
- 下一篇:一种第三方平台的接入方法和装置