[实用新型]外围电路无需变压器辅助绕组的隔离式恒流LED驱动芯片有效

专利信息
申请号: 201320453003.1 申请日: 2013-07-29
公开(公告)号: CN203352913U 公开(公告)日: 2013-12-18
发明(设计)人: 武强 申请(专利权)人: 常熟银海集成电路有限公司
主分类号: H05B37/02 分类号: H05B37/02
代理公司: 常熟市常新专利商标事务所 32113 代理人: 何艳;王海泉
地址: 215539 江苏省苏州*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 外围 电路 无需 变压器 辅助 绕组 隔离 式恒流 led 驱动 芯片
【权利要求书】:

1.一种外围电路无需变压器辅助绕组的隔离式恒流LED驱动芯片,其特征在于:包括SR触发器(1)、芯片电源电路(2)、延时电路(3)、过零检测电路(4)、计时器(5)、锯齿波发生器(6)、电压采样和保护电路(7)、第一滤波器(8)、压控电流源(9)、第二滤波器(10)、采样电路(11)、第一NMOS管N1、第一PMOS管P1和第一比较器A1,SR触发器(1)的S端连接过零检测电路(4)的一端、锯齿波发生器(6)的一端以及采样电路(11)的一端,过零检测电路(4)的另一端与芯片电源电路(2)的一端以及第一PMOS管P1的漏极连接,并被标记为芯片的C脚,第一PMOS管P1的源极与过零检测电路(4)的第三端、延时电路(3)的一端以及第一NMOS管N1的漏极连接,并被标记为芯片的D脚,过零检测电路(4)的第四端与计时器(5)的一端连接,计时器(5)的另一端与SR触发器(1)的QB端连接,延时电路(3)的另一端连接第一PMOS管P1的栅极,延时电路(3)的第三端与第一NMOS管N1的栅极以及SR触发器(1)的Q端连接,第一NMOS管N1的源极与采样电路(11)的另一端以及电压采样和保护电路(7)的一端连接,并被标记为芯片的B脚,采样电路(11)的第三端连接第二滤波器(10)的一端,第二滤波器(10)的另一端连接压控电流源(9)的正输入端,压控电流源(9)的负输入端接参考电压,压控电流源(9)的输出端连接第一滤波器(8)的一端,第一滤波器(8)的另一端连接第一比较器A1的反相端,第一比较器A1的正相端连接锯齿波发生器(6)的另一端,第一比较器A1的输出端与SR触发器(1)的R端以及电压采样和保护电路(7)的另一端连接,电压采样和保护电路(7)的第三端被标记为芯片的A脚,第一滤波器(8)的第三端被标记为芯片的E脚。

2.根据权利要求1所述的外围电路无需变压器辅助绕组的隔离式恒流LED驱动芯片,其特征在于所述的芯片电源电路(2)包括稳压管DW和稳压器CW,稳压管DW的负极与稳压器CW的一输入端连接,作为芯片电源电路(2)的输出端与过零检测电路(4)以及第一PMOS管P1的漏极连接,并被标记为芯片的C脚,稳压器CW的输出端输出5V直流电压,稳压管DW的正极以及稳压器CW的另一输入端共同接地。

3.根据权利要求1所述的外围电路无需变压器辅助绕组的隔离式恒流LED驱动芯片,其特征在于所述的延时电路(3)包括第二PMOS管P2、第三PMOS管P3、第二NMOS管N2、第三NMOS管N3、第六电阻R6、第六电容C6、或门OR1、第一非门NOT1和第二非门NOT2,所述的第二PMOS管P2的栅极和第二NMOS管N2的栅极共同连接到SR触发器(1)的Q端,第二PMOS管P2的源极与第三PMOS管P3的源极连接,第二PMOS管P2的漏极与第二NMOS管N2的漏极以及第六电阻R6的一端连接,第六电阻R6的另一端与第六电容C6的一端、第三PMOS管P3的栅极以及第三NMOS管N3的栅极连接,第三PMOS管P3的漏极与第三NMOS管N3的漏极共同连接至或门OR1的一输入端,或门OR1的另一输入端连接第一非门NOT1的输出端,第一非门NOT1的输入端连接第二非门NOT2的输出端,第二非门NOT2的输入端被标记为芯片的D脚,或门OR1的输出端连接第一PMOS管P1的栅极,第二NMOS管N2的源极、第六电容C6的另一端以及第三NMOS管N3的源极共同接地。

4.根据权利要求1所述的外围电路无需变压器辅助绕组的隔离式恒流LED驱动芯片,其特征在于所述的过零检测电路(4)包括第七电阻R7、第八电阻R8、第九电阻R9、第十电阻R10、第七二极管D7、第二比较器A2和第一与门AND1,第十电阻R10的一端作为过零检测电路(4)的第三端与延时电路(3)、第一NMOS管N1以及第一PMOS管P1连接,并被标记为芯片的D脚,第十电阻R10的另一端与第九电阻R9的一端以及第二比较器A2的反相端连接,第二比较器A2的正相端与第七电阻R7的一端以及第八电阻R8的一端连接,第七电阻R7的另一端连接第七二极管D7的负极,第七二极管D7的正极与芯片电源电路(2)和第一PMOS管P1连接,并被标记为芯片的C脚,第二比较器A2的输出端连接第一与门AND1的一输入端,第一与门AND1的另一输入端接计时器(5),第一与门AND1的输出端连接SR触发器(1)的S端和锯齿波发生器(6),第九电阻R9的另一端和第八电阻R8的另一端共同接地。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于常熟银海集成电路有限公司,未经常熟银海集成电路有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201320453003.1/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top