[实用新型]一种基于PC的逻辑分析仪有效

专利信息
申请号: 201320197466.6 申请日: 2013-04-18
公开(公告)号: CN203241515U 公开(公告)日: 2013-10-16
发明(设计)人: 汪培;胡文倩;丁兵;李彬雅;吴允平;苏伟达;李汪彪;蔡声镇 申请(专利权)人: 福建师范大学
主分类号: G01R31/3177 分类号: G01R31/3177
代理公司: 福州君诚知识产权代理有限公司 35211 代理人: 戴雨君
地址: 350108 福建省福州*** 国省代码: 福建;35
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 基于 pc 逻辑 分析
【说明书】:

技术领域

本实用新型涉及数字信号测试和分析领域,尤其是涉及一种基于PC的逻辑分析仪。

背景技术

20世纪70年代以来,大规模集成电路的迅速发展与广泛应用,使得数字系统的复杂程度大大增加,导致其设计、开发、检测和故障诊断越来越复杂,在实际应用中我们常常希望可以对总线上传输的数据进行直观分析,而用传统的双通道示波器等逻辑电平测试设备已经远远不能满足用户的需求。

逻辑分析仪主要用于分析数字系统的逻辑关系、测定逻辑电平之间的时序关系,它已成为目前数字系统设计、开发、检测和故障诊断中不可或缺的工具,一般是将测试软件、运算管理原件整合在一台仪器之中,其结构复杂,价格昂贵,从几万元到几十万元不等,而且其核心技术被国外垄断,这都限制了逻辑分析仪在我国的普及和使用。

发明内容

本发明的目的是设计一种基于PC的逻辑分析仪,能实现对1-Wire、I2C、I2S、SPI总线上传输的数据进行直观分析。

为了达到上述目的,本发明的技术路线是:基于PC的逻辑分析仪,它由包括上位机和下位机两个部分组成,上位机为PC机,包含数据存储模块和数据分析显示模块;下位机包含USB通信模块、供电模块、时钟模块、数字信号采集模块、FPGA、数据存储模块,其中FPGA分别与USB通信模块、供电模块、时钟模块、数字信号采集模块、数据存储模块相连,USB通信模块分别与FPGA、数据存储模块、供电模块相连;上位机和下位机通过USB接口相连;下位机中供电模块的电源由USB通信模块提供;下位机中时钟模块采用有源晶振来提供FPGA的基准时钟。

本发明技术方案提供了一种基于PC的逻辑分析仪,它具有结构简单、存储深度大、使用方便、价格低廉等优点,能够为数字系统设计、开发、检测和故障诊断带来便利。 

附图说明

图1是本实用新型的框架示意图。

图2是本实用新型的系统结构框图。

具体实施方式

为了更详细的描述本实用新型,下面结合附图1和附图2进行对本发明作进一步说明。

如图1所示,本实用新型包括上位机1和下位机2两个部分,上位机1和下位机2通过USB接口相连。待测终端3通过信号线连接至本实用新型的下位机2。

如图2所示,本实用新型的上位机1包含数据存储模块101和数据分析显示模块102;本实用新型的下位机2包含USB通信模块201、供电模块202、时钟模块203、数字信号采集模块204、FPGA 205、数据存储模块206,其中FPGA 205分别与USB通信模块201、供电模块202、时钟模块203、数字信号采集模块204、数据存储模块206相连,USB通信模块201分别与FPGA 205、数据存储模块206、供电模块202相连。

下位机2中供电模块202的电源由USB通信模块201提供。

下位机2中时钟模块203采用有源晶振来提供FPGA 205的基准时钟。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于福建师范大学,未经福建师范大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201320197466.6/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top