[实用新型]一种高功率因数恒流控制电路有效

专利信息
申请号: 201220611200.7 申请日: 2012-11-19
公开(公告)号: CN203014698U 公开(公告)日: 2013-06-19
发明(设计)人: 李照华;付凌云;林道明;赵春波;谢靖 申请(专利权)人: 深圳市明微电子股份有限公司
主分类号: H02M7/219 分类号: H02M7/219;H02M1/42
代理公司: 深圳中一专利商标事务所 44237 代理人: 张全文
地址: 518000 广东省深圳市南山区高新*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 功率因数 控制电路
【权利要求书】:

1.一种高功率因数恒流控制电路,与交流电源和负载连接,包括整流桥、采样电阻R1、电容C2、二极管D1以及输出级滤波模块,所述整流桥与所述交流电源连接,所述采样电阻R1的第一端接所述二极管D1的阴极,所述采样电阻R1的第二端与所述电容C2的第一端共接于所述输出级滤波模块的输入端,所述输出级滤波模块的输出端接所述负载的输入端,所述整流桥的接地端与所述二极管D1的阳极、所述输出级滤波模块的回路端及所述负载的输出端共接于地,其特征在于,所述高功率因数恒流控制电路还包括:

开关管、过零比较开启模块、误差放大模块、导通时间控制模块及脉冲信号生成模块;

所述开关管的输入端连接所述整流桥的输出端,所述开关管的输出端与所述过零比较开启模块的输入端及所述误差放大模块的输入端共接于所述采样电阻R1的第一端,所述过零比较开启模块的输出端接所述脉冲信号生成模块的第一输入端,所述误差放大模块的输出端同时连接所述导通时间控制模块的第一输入端和所述电容C2的第二端,所述导通时间控制模块的第二输入端和输出端分别连接所述脉冲信号生成模块的信号反馈端和第二输入端,所述过零比较开启模块的接地端与所述误差放大模块的接地端、所述导通时间控制模块的接地端及所述脉冲信号生成模块的接地端共接于所述电容C2的第一端,所述过零比较开启模块的电源端与所述误差放大模块的电源端、所述导通时间控制模块的电源端及所述脉冲信号生成模块的电源端共接于直流电源,所述脉冲信号生成模块的输出端连接所述开关管的控制端。

2.如权利要求1所述的高功率因数恒流控制电路,其特征在于,所述开关管为NMOS管Q1,所述NMOS管Q1的栅极、漏极及源极分别为所述开关管的控制端、输入端及输出端。

3.如权利要求1所述的高功率因数恒流控制电路,其特征在于,所述过零比较开启模块包括第一比较器和第一基准电压源,所述第一比较器的同相输入端、输出端、正电源端及负电源端分别为所述过零比较开启模块的输入端、输出端、电源端及接地端,所述第一比较器的反相输入端接所述第一基准电压源的输出端。

4.如权利要求1所述的高功率因数恒流控制电路,其特征在于,所述误差放大模块包括误差放大器和第二基准电压源,所述误差放大器的同相输入端接所述第二基准电压源的输出端,所述误差放大器的反相输入端、输出端、正电源端及负电源端分别为所述误差放大模块的输入端、输出端、电源端及接地端。

5.如权利要求1所述的高功率因数恒流控制电路,其特征在于,所述导通时间控制模块包括:

电流源、PMOS管Q2、NMOS管Q3、第一反相器、电容C3及第二比较器;

所述电流源的输入端为所述导通时间控制模块的电源端,所述电流源的输出端连接所述PMOS管Q2的源极,所述PMOS管Q2的漏极与所述NMOS管Q3的漏极以及所述电容C3的第一端共接于所述第二比较器的反相输入端,所述PMOS管Q2的栅极与所述NMOS管Q3的栅极共接于所述第一反相器的输出端,所述第二比较器的正电源端接所述电流源的输入端,所述第二比较器的同相输入端、输出端及负电源端分别为所述导通时间控制模块的第一输入端、输出端及接地端,所述第一反相器的输入端为所述导通时间控制模块的第二输入端,所述第一反相器的正电源端连接所述电流源的输入端,所述电容C3的第二端与所述NMOS管Q3的源极及所述第一反相器的负电源端的共接点为所述导通时间控制模块的接地端。

6.如权利要求1所述的高功率因数恒流控制电路,其特征在于,所述脉冲信号生成模块包括:

第二反相器、RS触发器、第三反相器、NMOS管Q4及NMOS管Q5;

所述第二反相器的输入端为所述脉冲信号生成模块的第一输入端,所述第二反相器的输出端连接所述RS触发器的第一输入端,所述RS触发器的第二输入端和第一输出端分别为所述脉冲信号生成模块的第二输入端和信号反馈端,所述RS触发器的第二输出端空接,所述第三反相器的输入端与所述NMOS管Q4的栅极共接于所述RS触发器的第一输出端,所述第二反相器的正电源端与所述第三反相器的正电源端及所述NMOS管Q4的漏极的共接点为所述脉冲信号生成模块的电源端,所述NMOS管Q4的源极与所述NMOS管Q5的漏极的共接点为所述脉冲信号生成模块的输出端,所述NMOS管Q5的栅极连接所述第三反相器的输出端,所述第二反相器的负电源端与所述第三反相器的负电源端及所述NMOS管Q5的源极的共接点为所述脉冲信号生成模块的接地端。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市明微电子股份有限公司,未经深圳市明微电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201220611200.7/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top