[发明专利]一种带容性负载运放的自激抑制电路无效

专利信息
申请号: 201210491160.1 申请日: 2012-11-26
公开(公告)号: CN103840773A 公开(公告)日: 2014-06-04
发明(设计)人: 李程 申请(专利权)人: 西安威正电子科技有限公司
主分类号: H03F1/08 分类号: H03F1/08
代理公司: 西安智大知识产权代理事务所 61215 代理人: 刘国智
地址: 710077 陕西省西安市*** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 带容性负 载运 抑制 电路
【说明书】:

技术领域

发明涉及运放应用技术领域,特别涉及一种带容性负载运放的自激抑制电路。

背景技术

运放在很多容性负载条件下,很容易产生自激,导致电路不可用,更严重甚至直接烧毁电路。

发明内容

为了克服上述现有技术的不足,本发明的目的在于提供一种带容性负载运放的自激抑制电路,通过串联电阻来改变电路的零极点,使运放电路稳定工作。

为了实现上述目的,本发明采用的技术方案是:

一种带容性负载运放的自激抑制电路,运放U1为双电源运放,其同相端通过电阻R1接信号输入,反相端通过电阻R2接地,电阻R4与电容C1串联后与电阻R3并联接在运放U1同相端与输出端之间,运放U1的输出端通过电容C2接地。

与现有技术相比,本发明解决了运放应用中产生的自激问题,提高了可靠性。

附图说明

附图为本发明的结构示意图。

具体实施方式

下面结合附图和实施例对本发明进行更详尽的说明。

如图所示,本发明为一种带容性负载运放的自激抑制电路,运放U1为双电源运放,其同相端通过电阻R1接信号输入,反相端通过电阻R2接地,电阻R4与电容C1串联后与电阻R3并联接在运放U1同相端与输出端之间,运放U1的输出端通过电容C2接地。

本发明中,输入信号经过运放U1的放大,输出Vout,其负载为电容C2,Vout经过R3/R4/C1组成的反馈网络,反馈到输入端,调整Vout,保证电路的放大能力并能抑制一定的干扰。

现有电路中一般只用电容C1和电阻R3组成的反馈网络,其对于整个环路是一个极点,而本发明通过引入电阻R4引入一个零点抵消整个极点的影响,破除自激产生条件的增益条件,到达稳定环路的目的。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安威正电子科技有限公司,未经西安威正电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201210491160.1/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top