[发明专利]测试主板的屏蔽电路及其屏蔽方法有效
申请号: | 201210207823.2 | 申请日: | 2012-06-21 |
公开(公告)号: | CN103513176A | 公开(公告)日: | 2014-01-15 |
发明(设计)人: | 温国顺;蓝国嘉;叶光清 | 申请(专利权)人: | 和硕联合科技股份有限公司 |
主分类号: | G01R31/28 | 分类号: | G01R31/28 |
代理公司: | 隆天国际知识产权代理有限公司 72003 | 代理人: | 赵根喜;冯志云 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 测试 主板 屏蔽 电路 及其 方法 | ||
技术领域
本发明涉及一种屏蔽电路及屏蔽方法,且特别涉及一种用于测试内建显示芯片的主板的屏蔽电路及屏蔽方法。
背景技术
随着科技的进步,电脑已经成为日常生活中不可或缺的科技产品,并且电脑中许多的电子装置,如主板(mother board)、硬盘(hard disk)、光驱(Compact Disc-Read Only Memory)、软盘、显卡与外围装置都不断的进步与更新。
在这些电子装置的设计或制造过程中,都会对这些电子装置进行测试,以测试所设计或制造的电子装置是否符合规格,但是电脑中的部分电子装置需要配置其他电子装置才能进行测试。以电脑所用的主板为例,为了测试插槽是否能正常运作,通常会将显卡安插于主板后进行测试。然而,部分主板会内建显示芯片,在测试内建显示芯片时,则须将显卡拔除。但上述插拔的动作会增加测试人员操作测试平台的步骤,因此会增加主板的测试时间,并且测试的过程会因为进行显卡拔除而中断。
发明内容
本发明的目的在于提供一种用于测试主板的的屏蔽电路及屏蔽方法,可通过信号屏蔽的方式使主板检测不到显卡,而不用拔除显卡,以便于测试内建显示芯片的主板。
本发明提出一种屏蔽电路,用于测试内建显示芯片的主板,且显卡安插于主板的第一插槽。屏蔽电路包括电压输出单元及信号屏蔽单元。电压输出单元用于输出高电压电平或低电压电平。信号屏蔽单元耦接电压输出单元及显卡的电源就绪信号输出端,电压输出单元输出低电压电平时,信号屏蔽单元控制电源就绪信号输出端的电压为禁能电平,以使主板在软件重开机之后检测不到显卡。主板进行开机测试时,信号屏蔽单元电性连接显卡的电源就绪信号输出端,电压输出单元输出高电压电平且经第一期间后,电压输出单元输出低电压电平,且主板进行软件重开机。
在本发明的一实施例中,在电压输出单元输出低电压电平经第二期间后,信号屏蔽单元浮接电源就绪信号输出端,使电源就绪信号输出端的电压恢复为致能电平。
在本发明的一实施例中,信号屏蔽单元包括时间控制单元及电压控制单元。时间控制单元耦接电压输出单元。在电压输出单元输出高电压电平经第一期间后输出第一时间信号。在电压输出单元输出低电压电平经第二期间后输出第二时间信号。电压控制单元耦接电压输出单元及时间控制单元。在时间控制单元输出第一时间信号时,电压控制单元控制电源就绪信号输出端的电压为禁能电平。在时间控制单元输出第二时间信号时,电压控制单元浮接电源就绪信号输出端,以使电源就绪信号输出端的电压恢复为致能电平。
在本发明的一实施例中,时间控制单元包含RC延迟电路,第一期间大于或等于RC延迟电路充电至饱和状态所需的时间。
在本发明的一实施例中,时间控制单元依据RC延迟电路放电的时间常数决定第二期间。
在本发明的一实施例中,时间控制单元包含多个开关以设定RC延迟电路的阻抗值,以决定第二期间。
在本发明的一实施例中,第二期间大于主板的装置检测期间。
在本发明的一实施例中,电压输出单元默认输出低电压电平。
在本发明的一实施例中,电压输出单元包含通用输入输出端口以输出高电压电平及低电压电平至信号屏蔽单元。
在本发明的一实施例中,电压输出单元包含通用串行总线以耦接主板以接收第一命令及第二命令,电压输出单元依据第一命令输出高电压电平,依据第二命令输出低电压电平。
在本发明的一实施例中,电压输出单元为配置于主板的控制芯片。
在本发明的一实施例中,信号屏蔽单元为介面片形式且安插于主板的第二插槽,信号屏蔽单元通过第一插槽与第二插槽共用的信号线耦接显卡的电源就绪信号输出端。
在本发明的一实施例中,第一插槽及第二插槽为PCI-E介面。
本发明还提出一种测试主板的屏蔽方法,用于测试内建显示芯片的主板,且显卡安插于主板的插槽。屏蔽方法包括:信号屏蔽单元电性连接显卡的电源就绪信号输出端。主板进行开机测试;电压输出单元输出高电压电平至信号屏蔽单元。电压输出单元输出低电压电平,使信号屏蔽单元控制电源就绪信号输出端的电压为禁能电平。主板进行软件重开机。
在本发明的一实施例中,屏蔽方法还包括:在电压输出单元输出低电压电平经一段期间后,信号屏蔽单元浮接电源就绪信号输出端,以使电源就绪信号输出端的电压恢复为致能电平。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于和硕联合科技股份有限公司,未经和硕联合科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210207823.2/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种含氯诺昔康和聚维酮碘的药物组合物
- 下一篇:便于窗帘通风及固定的装置