[发明专利]正负取样保持电路有效
申请号: | 201210008674.7 | 申请日: | 2012-01-12 |
公开(公告)号: | CN103138720A | 公开(公告)日: | 2013-06-05 |
发明(设计)人: | 张钦富;林光辉 | 申请(专利权)人: | 禾瑞亚科技股份有限公司 |
主分类号: | H03K17/04 | 分类号: | H03K17/04 |
代理公司: | 北京中原华和知识产权代理有限责任公司 11019 | 代理人: | 寿宁;张华辉 |
地址: | 中国台湾台北市*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 正负 取样 保持 电路 | ||
技术领域
本发明涉及一种取样保持电路,特别是涉及一种同步输出正负取样保持结果的正负取样保持电路。
背景技术
现有习知触控面板的取样保持电路一般仅在正时脉或负时脉周期动作,因此浪费了50%的时脉周期。或者,有些取样保持电路会利用反相器使得其可以动作于正时脉与负时脉周期(例如:负时脉经由反相器转变成正时脉后,则正时脉周期动作的取样保持电路就可动作于原本的负时脉周期),然而反相器的传递时间延迟在高速取样保持电路中将会造成时脉重叠问题(例如:假设负时脉经反相器转变成为正时脉后产生5%的传递时间延迟,则此正时脉波形末端5%的脉波时间将与下一正时脉波形前端5%的脉波时间重叠),这种时脉重叠问题在高频取样保持电路或传递时间延迟较大的反相器中将会更加明显及严重,进而使得取样保持电路动作失序。
或者是,有些取样保持电路则是利用反相器将正时脉周期所取样保持的结果直接进行相位转换后输出,这种方式虽然可以输出正负取样保持结果,但由于反相器的传递时间延迟将会使得转换的结果较慢输出,因此这种输出的方式并非同步输出且在高速取样保持电路中也将造成后端电路等待信号的时间变长。
由此可见,上述现有的取样保持电路在结构与使用上,显然仍存在有不便与缺陷,而亟待加以进一步改进。为了解决上述存在的问题,相关厂商莫不费尽心思来谋求解决之道,但长久以来一直未见适用的设计被发展完成,而一般产品又没有适切的结构能够解决上述问题,此显然是相关业者急欲解决的问题。因此如何能创设一种新型结构的正负取样保持电路,实属当前重要研发课题之一,亦成为当前业界极需改进的目标。
有鉴于上述现有的取样保持电路存在的缺陷,本发明人基于从事此类产品设计制造多年丰富的实务经验及专业知识,并配合学理的运用,积极加以研究创新,以期创设一种新型结构的正负取样保持电路,能够改进一般现有的取样保持电路正负取样结果不同步输出的问题,使其更具有实用性。经过不断的研究、设计,并经过反复试作样品及改进后,终于创设出确具实用价值的本发明。
发明内容
本发明的目的在于,克服现有的取样保持电路存在的缺陷,而提供一种新型结构的正负取样保持电路,所要解决的技术问题是使其利用多个充电开关使得一取样保持电路的两个电容能够同时对一感测信号进行取样,藉此使得两个电容的取样结果相等,非常适于实用。
本发明的另一目的在于,提供一种新型结构的正负取样保持电路,所要解决的技术问题是使其利用多个放电开关使取样保持电路的两个电容能够同时对应输出其正负取样保持结果,从而更加适于实用。
本发明的目的及解决其技术问题是采用以下技术方案来实现的。依据本发明提出的一种正负取样保持电路,包括:一运算放大器;一第一电容;一第二电容,与此第一电容并联且与此运算放大器形成一积分电路;以及多个放电开关,分别对应连接于此第一、第二电容的放电路径,控制此第一、第二电容同时对应输出一第一取样信号及一第二取样信号,其中此第一、第二取样信号大小相同且极性相反。
本发明的目的及解决其技术问题还可采用以下技术措施进一步实现。
前述的正负取样保持电路,还包括多个充电开关,分别对应连接于此第一、第二电容的充电路径,控制此第一、第二电容同时取样一感测器的一感测信号以对应成为此第一、第二取样信号。
前述的正负取样保持电路,其中此些充电开关控制此第一、第二电容对此感测信号取样的速度。
前述的正负取样保持电路,其中此些充电开关控制此第一、第二电容同时分次取样此感测信号以对应累加成为此第一、第二取样信号。
前述的正负取样保持电路,其中此些充电开关更控制此第一、第二电容在同时对应输出此第一、第二取样信号前,此第一、第二电容对此感测信号分次取样的次数。
前述的正负取样保持电路,其中此第一、第二电容在一设定时间同时对应输出此第一、第二取样信号。
前述的正负取样保持电路,其中此些放电开关控制此设定时间的长短。
前述的正负取样保持电路,其中此些充电开关由一第一开关控制时序所控制。
前述的正负取样保持电路,其中此些放电开关由一第二开关控制时序所控制。
前述的正负取样保持电路,还包括一第一清除开关与此第一电容并联,此第一清除开关由一第三开关控制时序所控制。
前述的正负取样保持电路,还包括一第二清除开关与此第二电容并联,此第二清除开关由一第三开关控制时序所控制。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于禾瑞亚科技股份有限公司,未经禾瑞亚科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210008674.7/2.html,转载请声明来源钻瓜专利网。
- 上一篇:考虑负荷特性的电网动态无功优化系统及方法
- 下一篇:提花簇绒机双针梁横动装置