|
钻瓜专利网为您找到相关结果 1492825个,建议您 升级VIP下载更多相关专利
- [发明专利]时钟调整-CN200410057884.0无效
-
R·D·莫里森
-
惠普开发有限公司
-
2004-08-13
-
2005-02-16
-
H03L7/00
- 为时钟调整提供电路和方法。一种用于时钟调整的方法包括从独立的ASIC模块102-1、102-2、102-3接收反馈时钟113-1、113-2、113-3。该方法包括比较反馈时钟与参考时钟而产生相位测量值。从相位测量值中消除公共延迟,从而形成归一化校正值237-1、237-2、237-3。采用归一化校正值来选择目标相位值和时钟选择值348、349。而且,根据目标相位值和时钟选择值348、349来调整送到独立ASIC模块的时钟信号。
- 时钟调整
- [发明专利]时钟调整电路和时钟电路的调整方法-CN201010557376.4无效
-
刘帘曦;彭增欣;赵磊;杨银堂;丁瑞雪
-
西安电子科技大学
-
2010-11-22
-
2011-05-25
-
H03K5/19
- 本发明提供一种时钟调整电路和时钟电路的调整方法,包括:时钟缓冲放大器,用于接收外部差分时钟信号,将差分时钟信号整形为单端方波时钟信号,并将单端方波时钟信号输出;鉴相器,用于接收来自时钟缓冲放大器的单端方波时钟信号和来自占空比调整电路的反馈信号,将单端方波时钟信号的相位和反馈信号的相位进行比较,得到相位差值,并将相位差值输出;占空比调整电路,用于利用相位差值调整反馈信号的占空比,得到调整后的反馈信号。本发明将差分信号整形为单端方波时钟信号后与反馈信号进行比较得到相位差,根据相位差来调整占空比,能够有效减少占空比调整处理和硬件实现的复杂度,能够减小相位误差和控制电压的纹波的产生,提高调整的精确度。
- 时钟调整电路方法
- [发明专利]一种时钟调整方法及装置-CN202010143082.0有效
-
徐大为
-
大唐移动通信设备有限公司
-
2020-03-04
-
2022-07-19
-
H04J3/06
- 本发明实施例提供了一种时钟调整方法及装置,用于实现对时钟进行高精度的时延调整。该方法中,时钟控制模块获取鉴相模块的鉴相频率,根据鉴相频率确定鉴相模块的采样周期;时钟控制模块根据设定时钟调整值与采样周期,确定时钟调整因子;时钟控制模块根据所述时钟调整因子,确定第一时钟调整因子和第二时钟调整因子;时钟控制模块根据第二时钟调整因子,通过DAC模块对OCXO的相位进行调整。该方法中,由设定时钟调整值与所述采样周期确定时钟调整因子,根据时钟调整因子的非整数部分,通过DAC模块对OCXO的相位进行调整,实现对时钟同步系统中的时钟进行高精度调整,从而提升系统的性能。
- 一种时钟调整方法装置
- [发明专利]时钟调整电路-CN202211059190.5在审
-
付凯;管逸
-
上海韬润半导体有限公司
-
2022-08-31
-
2022-10-21
-
H03K5/01
- 本发明涉及一种时钟调整电路,其可以包括第一驱动单元、第二驱动单元和第一电容。第一驱动单元的输入端从时钟调整电路的输入端接收第一时钟信号并且第一驱动单元的输出端输出第二时钟信号到时钟调整电路的输出端。第二驱动单元的输入端从第一驱动单元的输出端接收第二时钟信号并且第二驱动单元的输出端输出第三时钟信号到第一驱动单元的输入端。第一电容与第二驱动单元串联。本发明的时钟调整电路利用了正反馈系统来改善时钟跳变沿,提高了调整电路的增益放大效率和对不同负载电路的兼容性和鲁棒性。
- 时钟调整电路
- [发明专利]时钟占空比调整电路-CN201811144174.X有效
-
赵锋;邵博闻
-
上海华虹宏力半导体制造有限公司
-
2018-09-29
-
2022-03-08
-
H03K5/04
- 本发明公开了一种时钟占空比调整电路,占空比调整电路,对输入的待调整时钟CKIN进行调整,生成调整后的时钟CKT;所述二分频电路,将待调整时钟信号CKIN生成为50%占空比的时钟,作为参考时钟CKR;占空比‑电压转换电路,对调整后的时钟CKT进行转换,生成待调整时钟占空比积分电压VCT;对参考时钟CKR进行转换,生成参考时钟占空比积分电压VCR;模拟电压比较器,对输入的电压VCT和VCR进行比较,并输出比较结果CMPO;控制逻辑电路,根据比较结果CMPO生成N比特的占空比调整开关量,控制占空比调整电路内电子开关达到调整目标。本发明能自动调整时钟的占空比为50%。
- 时钟调整电路
- [发明专利]时钟控制电路及时钟控制方法-CN201210096521.2有效
-
潘杰
-
北京新岸线移动多媒体技术有限公司
-
2012-04-01
-
2018-02-06
-
H03L7/18
- 本发明公开了一种时钟控制电路和时钟控制方法,该电路包括选相器,用于从基于原始时钟信号的两路相位相反的时钟信号中,选取占空比较大一路的作为输入时钟信号;调宽器,用于根据配置的时钟调整量,对所述输入时钟信号进行占空比调整,得到输出时钟信号;检测器,用于检测所述输出时钟信号的直流分量是否不小于设定的参考电平,并根据检测结果向控制器发送是否调整时钟调整量的判决信号;所述控制器,用于根据所述判决信号确定需要对所述调宽器配置的时钟调整量进行调整时,按设定的调整规则调整所述时钟调整量。可以很好的调整和校准时钟占空比,防止时钟占空比严重偏离,使时序分析准确。
- 时钟控制电路控制方法
- [发明专利]一种基于FPGA的时钟频率调整锁相方法-CN201410138458.3在审
-
许文;章于飞;管晓权;田永和;叶泂涛;刘长羽;王建鸿;赵妍
-
许文
-
2014-04-09
-
2015-10-14
-
H03L7/099
- 本发明公开了一种基于FPGA的时钟频率调整锁相方法,包括了外部标准参考信号输入模块,本地时钟模块,输入信号处理及系统时钟频率调整模块,本地标准时钟信号产生模块,外部标准参考信号输入模块为系统提供标准的参考时钟信号;本地时钟模块为系统提供本地参考时钟;输入信号处理及系统时钟频率调整模块对本地时钟模块提供的时钟信号进行处理,对输入的外部参考信号进行频率、相位的测量,产生时钟频率调整所需的数据;本地标准时钟信号产生模块使用经时钟频率调整模块调整后的时钟来产生本地标志时钟信号,并反馈回时钟频率调整模块,时钟频率调整模块将其与外部参考信号进行比较、计算后,又继续调整系统时钟频率,并最终使本地标准时钟产生模块产生的本地标准信号锁定到外部输入的标准参考信号上。
- 一种基于fpga时钟频率调整方法
|