|
钻瓜专利网为您找到相关结果 4444907个,建议您 升级VIP下载更多相关专利
- [发明专利]数据传输电路-CN202011004948.6有效
-
齐雪静;刘小卫
-
牛芯半导体(深圳)有限公司
-
2020-09-21
-
2022-02-01
-
G06F13/40
- 本申请提供了一种数据传输电路,涉及电路设计领域,达到了避免资源浪费的目的。该数据传输电路包括主通信电路和与主通信电路连接的边带电路,边带电路包括:寄存器模块,与主通信电路电连接,用于接收主通信电路写入边带电路的通信数据;边带输入模块,与其它电路连接,用于接收其它电路输入边带电路的输入数据;数据处理模块,与边带输入模块电连接,与寄存器模块电连接,用于基于输入数据与寄存器模块进行数据交互;边带输出模块,与数据处理模块电连接,用于输出数据处理模块从寄存器模块获取的输出数据,从而实现使用边带电路代替主通信电路进行数据传输的目的
- 数据传输电路
- [发明专利]数据传输电路-CN202011012680.0在审
-
白尚勳;南政熏;文龙焕
-
硅工厂股份有限公司
-
2020-09-24
-
2021-04-09
-
H03K19/003
- 一种数据传输电路,其被改进为能够根据选项的选择来支持适于接口或应用的数据传输模式。该数据传输电路包括:预驱动器,配置为通过使用第一差分数据信号、第二差分数据信号和选项信号输出第一差分驱动信号、第二差分驱动信号和预加重控制信号;主驱动器,配置为通过使用第一差分驱动信号和第二差分驱动信号输出第一差分传输信号和第二差分传输信号;以及预加重驱动器,配置为通过预加重控制信号在第一模式和第二模式中对第一差分传输信号和第二差分传输信号执行不同放大程度的预加重。
- 数据传输电路
- [发明专利]数据传输电路-CN201310716636.1有效
-
李永胜
-
威盛电子股份有限公司
-
2013-12-23
-
2017-01-11
-
G06F13/38
- 本发明提供用于补偿通道调变效应的数据传输电路。该数据传输电路包括差动切换电路、共模调变电路及电流补偿电路。所述电流补偿电路用以补偿通道调变效应,可使噪声明显地减小。差动切换电路根据第一数字信号在第一节点处产生第一差动信号成分且在第二节点处产生第二差动信号成分,其中所述第一差动信号成分与所述第二差动信号成分之间的差表示为所述第一数字信号。共模调变电路根据第二数字信号将共模信号注入至所述第一节点及所述第二节点,其中所述共模信号相等地调变所述第一差动信号成分及所述第二差动信号成分。电流补偿电路根据所述第二数字信号而调整通过所述差动切换电路的电流。
- 数据传输电路
- [发明专利]数据传输电路-CN200410100685.3无效
-
品川德明
-
冲电气工业株式会社
-
2004-12-08
-
2005-06-15
-
G06F13/38
- 本发明旨在防止因两个装置间的存取冲突而引发的数据传输误动作。其解决的方法是:在冲突检测单元10内,当第二装置正在从FIFO存储器1读出数据时,若检测出用于从第一装置读出计数器2的计数值的状态读出信号SR1,则不论计数器2的计数值的大小,都对第一装置输出表示FIFO此外,在冲突检测单元20内,当第一装置向FIFO存储器1写入数据时,若检测出用于从第二装置读出计数器2的计数值的状态读出信号SR2,则不论计数器2的计数值的大小,都对第二装置输出表示FIFO存储器1全空的值
- 数据传输电路
- [实用新型]一种伺服驱动器的操作器控制电路-CN202320311402.8有效
-
徐忠利;高君;项久鹏
-
超同步股份有限公司
-
2023-02-24
-
2023-09-26
-
G05B19/04
- 本实用新型涉及运动控制技术领域,公开了一种伺服驱动器的操作器控制电路包括:数据传输电路、主控板和显示板;所述数据传输电路和显示板均电连接主控板;所述数据传输电路,用于传输数据;所述主控板,用于解析输入数据,输出数据到显示板;所述显示板,用于显示主控板的输入信息;所述数据传输电路包括:RJ45数据传输电路、RS485数据传输电路、RS232数据传输电路和USB数据传输电路;所述RJ45数据传输电路、RS485数据传输电路、RS232数据传输电路和USB数据传输电路均电连接主控板。相较于传统的操作器控制电路,它在数据传输效率和功能的多样性方面有着显著优势。
- 一种伺服驱动器操作控制电路
- [发明专利]数据传输电路与数据传输方法-CN202210173567.3在审
-
冀康灵
-
长鑫存储技术有限公司
-
2022-02-24
-
2023-09-05
-
G06F11/10
- 本公开提供一种数据传输电路以及应用于该数据传输电路的数据传输方法,数据传输电路包括:数据选通模块,与多个存储区块连接,且通过第一组数据总线连接低位数据端口,以及通过第二组数据总线连接高位数据端口,每组数据总线均包含奇数据线和偶数据线;纠错模块,每组所述数据总线均设置有所述纠错模块,所述纠错模块设置于所述奇数据线或所述偶数据线上,所述纠错模块用于对自所述低位数据端口或所述高位数据端口写入的数据进行纠错。本公开实施例可以减少数据传输电路中纠错模块的数量,节省数据传输电路的布局面积。
- 数据传输电路方法
|