专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果6799393个,建议您升级VIP下载更多相关专利
  • [实用新型]基于FPGA的eMMC控制-CN201320378164.9有效
  • 周杰;郝立燕;李建厂;张健 - 山东量子科学技术研究院有限公司
  • 2013-06-27 - 2013-11-27 - G11C16/10
  • 本实用新型公开了基于FPGA的eMMC控制器,包括初始化逻辑电路、主控逻辑电路、eMMC接口逻辑电路、数据处理逻辑电路和时钟控制逻辑电路;所述初始化逻辑电路与eMMC接口逻辑电路双向通信,所述主控逻辑电路分别与eMMC接口逻辑电路和数据处理逻辑电路双向通信,所述时钟控制逻辑电路分别与初始化逻辑电路、主控逻辑电路和eMMC接口逻辑电路连接;工作时,所述初始化逻辑电路与上层应用系统通信,所述主控逻辑电路与上层应用系统双向通信,所述eMMC接口逻辑电路和数据处理逻辑电路均与eMMC芯片双向通信,所述数据处理逻辑电路通过外部缓存与上层应用系统双向通信。
  • 基于fpgaemmc控制器
  • [发明专利]SVG室温控系统-CN201110175168.2有效
  • 蔡红军;曹利敏;赵春刚;白文光;王乐天 - 内蒙古电力勘测设计院
  • 2011-06-27 - 2012-02-08 - F24F11/00
  • 提出了一种SVG室温控系统,属于对温度进行控制的技术领域。该系统包括检测逻辑电路(1)、状态判断和处理逻辑电路(2)、输入指令条件处理逻辑电路(3)以及输出指令生成逻辑电路(4),其中:检测逻辑电路用于检测温度以及现场被控设备(5)的运行状态,并将检测结果发送至状态判断和处理逻辑电路;状态判断和处理逻辑电路对检测逻辑电路输出的检测结果进行处理,并将处理结果发送至输入指令条件处理逻辑电路;输入指令条件逻辑电路根据来自于状态判断和处理逻辑电路的处理结果生成控制信号并发送至输出指令生成逻辑电路;输出指令生成逻辑电路接受来自于输入指令条件处理逻辑电路控制信号,输出对现场被控设备的控制指令以实现对现场被控设备的控制。本发明解决了现有技术无法实现精确、自动以及连锁对SVG室温度进行控制的问题。
  • svg温控系统
  • [实用新型]SVG室温控系统-CN201120220571.8有效
  • 蔡红军;曹利敏;赵春刚;白文光;王乐天 - 内蒙古电力勘测设计院
  • 2011-06-27 - 2012-05-02 - F24F11/00
  • 提出了一种SVG室温控系统,属于对温度进行控制的技术领域。该系统包括检测逻辑电路(1)、状态判断和处理逻辑电路(2)、输入指令条件处理逻辑电路(3)以及输出指令生成逻辑电路(4),其中:检测逻辑电路用于检测温度以及现场被控设备(5)的运行状态,并将检测结果发送至状态判断和处理逻辑电路;状态判断和处理逻辑电路对检测逻辑电路输出的检测结果进行处理,并将处理结果发送至输入指令条件处理逻辑电路;输入指令条件逻辑电路根据来自于状态判断和处理逻辑电路的处理结果生成控制信号并发送至输出指令生成逻辑电路;输出指令生成逻辑电路接受来自于输入指令条件处理逻辑电路控制信号,输出对现场被控设备的控制指令以实现对现场被控设备的控制。本实用新型解决了现有技术无法实现精确、自动以及连锁对SVG室温度进行控制的问题。
  • svg温控系统
  • [实用新型]多开关独立控制电路-CN200920097711.X无效
  • 陈孝栋;尚志武;金泳汉 - 天津三星电子有限公司
  • 2009-07-10 - 2010-03-03 - H05B37/02
  • 本实用新型涉及一种多开关独立控制电路。它包括二相开关、非门逻辑电路、与门逻辑电路及或逻辑电路,二相开关一端接电网,另一端分别接非门逻辑电路的输入端,非门逻辑电路输入端分别接与门逻辑电路的输入端第1脚,非门逻辑电路输入端分别接与门逻辑电路输入端第2脚,非门逻辑电路输入端分别接与门逻辑电路输入端第3脚,非门逻辑电路输出端分别接与门逻辑电路输入端第1脚,非门逻辑电路输出端分别接与门逻辑电路输入端第2脚,非门逻辑电路输出端分别接与门逻辑电路输入端第3脚,与门逻辑电路的输出端分别接或逻辑电路输入端第1、2、3、4脚,或逻辑电路输出端接被控制电路电路方便用户的日常生活,实现低投入下高性能的人性化设计,解决了现实生活中特定需求。
  • 开关独立控制电路
  • [发明专利]具有低扇入的控制逻辑电路-CN201510451112.3有效
  • 王玉涛;姚娇娇;朱樟明;梁宇华;杨银堂 - 西安电子科技大学
  • 2015-07-28 - 2018-01-16 - H03M1/38
  • 本发明公开了一种具有低扇入的控制逻辑电路,其特征在于,包括主控制逻辑触发电路、主控制逻辑电路和子控制逻辑电路,所述主控制逻辑触发电路用于产生使主控制逻辑电路工作的触发信号;所述主控制逻辑电路用于产生子控制逻辑电路的输入,其包括1个与门和4个相同的动态逻辑单元,该动态逻辑单元用于将比较器的16个比较结果分4组依次进行锁存;所述子控制逻辑电路包括4个或非门和16个相同的动态逻辑单元,该动态逻辑单元用于将主控制逻辑电路的16
  • 具有低扇入控制逻辑电路
  • [发明专利]用于可调输出数控电源中的高速低耗数字脉宽调制器-CN201010604469.8无效
  • 时龙兴;王青;常昌远;徐申;孙伟锋;陆生礼 - 东南大学
  • 2010-12-24 - 2011-05-18 - H03K7/08
  • 用于可调输出数控电源中的高速低耗数字脉宽调制器,包括预调节逻辑电路、门控时钟逻辑电路、计数比较-延迟混合电路和输出逻辑电路。预调节逻辑电路两个输入端分别接有预调固定占空比命令信号和输入时钟信号,三个输出端接门控时钟逻辑电路、计数比较-延迟混合电路和输出逻辑电路。门控时钟逻辑电路三个输入端与输入时钟信号及预调节逻辑电路的两个输出端相连,其输出端连接有计数比较-延迟混合电路。计数比较-延迟混合电路的三个输入端分别接有输入占空比低位控制命令、预调节逻辑电路和门控时钟逻辑电路的一个输出端。输出逻辑电路输入端连接有预调节逻辑电路、门控时钟逻辑电路、计数比较-延迟混合电路,其输出端为产生的占空比控制信号。
  • 用于可调输出数控电源中的高速低耗数字脉宽调制
  • [实用新型]用于可调输出数控电源中的高速低耗数字脉宽调制器-CN201020678843.4无效
  • 时龙兴;王青;常昌远;徐申;孙伟锋;陆生礼 - 东南大学
  • 2010-12-24 - 2011-08-31 - H03K7/08
  • 用于可调输出数控电源中的高速低耗数字脉宽调制器,包括预调节逻辑电路、门控时钟逻辑电路、计数比较-延迟混合电路和输出逻辑电路。预调节逻辑电路两个输入端分别接有预调固定占空比命令信号和输入时钟信号,三个输出端接门控时钟逻辑电路、计数比较-延迟混合电路和输出逻辑电路。门控时钟逻辑电路三个输入端与输入时钟信号及预调节逻辑电路的两个输出端相连,其输出端连接有计数比较-延迟混合电路。计数比较-延迟混合电路的三个输入端分别接有输入占空比低位控制命令、预调节逻辑电路和门控时钟逻辑电路的一个输出端。输出逻辑电路输入端连接有预调节逻辑电路、门控时钟逻辑电路、计数比较-延迟混合电路,其输出端为产生的占空比控制信号。
  • 用于可调输出数控电源中的高速低耗数字脉宽调制
  • [发明专利]一种基于CPLD的安全控制电路-CN201310662111.4无效
  • 陆驰宇;黄莉莉;胡鹏;任洁;张伟;茅飞 - 南京康尼电子科技有限公司
  • 2013-12-09 - 2014-03-26 - G05B19/042
  • 本发明涉及一种基于CPLD的安全控制电路,包括安全互锁回路驱动电路、安全回路与逻辑电路、电机驱动电路,K2控制逻辑电路、K2驱动电路、电磁铁控制逻辑电路及电磁铁驱动电路,安全回路与逻辑电路连接安全互锁回路驱动电路,K2控制逻辑电路连接K2驱动电路,电磁铁控制逻辑电路连接电磁铁驱动电路,还包括DSP控制器及CPLD芯片,DSP与CPLD芯片均与安全回路与逻辑电路、K2控制逻辑电路及电磁铁控制逻辑电路连接,且DSP控制器连接CPLD芯片­。本发明同时公开了该发明的控制方法。本发明与现有技术相比,其增加了CPLD芯片作为硬件逻辑共同控制车门控制器,排除了单纯由于软件失效引起车门安全性事故的隐患,确保列车运行过程中的安全性。
  • 一种基于cpld安全控制电路
  • [发明专利]一种逻辑电路-CN201210122818.1有效
  • 刘会娟;胡洪 - 北京兆易创新科技股份有限公司
  • 2012-04-24 - 2013-10-30 - G01R31/28
  • 本发明涉及一种逻辑电路。该逻辑电路包括:DFT管理器、RTL电路和全定制逻辑电路;DFT管理器分别向RTL电路和全定制逻辑电路发送测试控制信号;RTL电路和全定制逻辑电路分别与测试平台相连;在DFT管理器送来的测试控制信号的控制下,RTL电路和全定制逻辑电路中各寄存器受到测试平台的触发而向其返回测试结果;测试平台根据RTL电路和全定制逻辑电路各自的测试结果来判断所有寄存器的可测性设计情况;RTL电路与全定制逻辑电路相连。本发明能利用外接的测试平台对该逻辑电路中所有寄存器的可测性设计情况进行检验。
  • 一种逻辑电路
  • [发明专利]钳位逻辑电路-CN201810971041.3有效
  • 陈智圣;彭天云 - 立积电子股份有限公司
  • 2018-08-24 - 2020-09-18 - G05F1/56
  • 一种钳位逻辑电路具有逻辑电路控制端、电流钳位电路以及输出端。逻辑电路具有至少一结型场效应晶体管。控制端接收输入信号。电流钳位电路具有晶体管和电阻。晶体管的第一端耦接钳位逻辑电路控制端,晶体管的第二端耦接电阻的第一端,晶体管的控制端耦接参考电压,电阻的第二端耦接到逻辑电路的输入端。钳位逻辑电路的输出端耦接到逻辑电路的输出端。
  • 逻辑电路

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top