专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果2524288个,建议您升级VIP下载更多相关专利
  • [发明专利]一种数据总线以及读取数据和写入数据的方法-CN201811519993.8有效
  • 胡洪;张建军 - 北京兆易创新科技股份有限公司
  • 2018-12-12 - 2021-08-17 - G06F13/16
  • 本发明一种数据总线以及读取数据和写入数据的方法,本发明涉及非易失存储器领域,所述数据总线包括第一数据总线以及第二数据总线,将所述第一数据总线与所述第二数据总线并排,在所述第一数据总线与所述第二数据总线相邻的两端分别引出与所述第一数据总线物理数量相等,以及与所述第二数据总线物理数量相等的数据总线至所述数据处理器,在所述第一数据总线与所述第二数据总线上分别引出与所述第一数据总线物理数量相等,以及与所述第二数据总线物理数量相等的数据总线至所述数据选择器本发明提供的一种数据总线以及数据读取和写入的方法,改变数据总线的排列方式,使得数据总线占用空间减小,提高了非易失存储器的空间利用率。
  • 一种数据总线以及读取写入方法
  • [发明专利]一种PROFIBUS-DP总线与BLVDS总线之间数据交互的装置-CN202210168494.9有效
  • 蒋天志;谢灿华;王天林;俞志群;金伟江;徐灵;冯地明;包建雄 - 浙江中控研究院有限公司
  • 2022-02-24 - 2022-06-17 - G06F13/40
  • 本发明公开了一种PROFIBUS‑DP总线与BLVDS总线之间数据交互的装置,针对现有的PROFIBUS‑DP总线与BLVDS总线之间数据不能互联交互的问题,通过RS485接口电路连接PROFIBUS‑DP总线,接收PROFIBUS‑DP总线数据并传输至通讯控制电路;通讯控制电路中的第一数据处理电路将PROFIBUS‑DP总线数据处理成BLVDS数据并传输至BLVDS接口电路;BLVDS接口电路连接BLVDS总线,将BLVDS数据传输至BLVDS总线,实现PROFIBUS‑DP总线至BLVDS总线数据传输;当数据从BLVDS总线向PROFIBUS‑DP总线传送时,通讯控制电路中的第二数据处理电路接收BLVDS接口电路传输的BLVDS总线数据,将BLVDS总线数据处理成PROFIBUS‑DP协议数据并传输至RS485接口电路,进而发送至PROFIBUS‑DP总线,实现BLVDS总线至PROFIBUS‑DP总线数据传输,达到PROFIBUS‑DP总线与BLVDS总线之间数据交互的目的。
  • 一种profibusdp总线blvds之间数据交互装置
  • [发明专利]数据总线-CN98116880.9有效
  • P·海涅;D·希尔利;T·格利兹 - 西门子公司
  • 1998-08-04 - 1999-03-03 - G06F13/40
  • 本发明涉及一种包括n+1(n≥2)条导线的数据总线,这些导线构成n条纯选中导线和一条控制导线,并且从n个输入模块(2、3、4)通向n个输出模块(5、6、7),一个与非逻辑电路(10)串接在一个输入模块(2)的后面,该模块位于数据总线(1)的起始端、有最长的信号传输时间,并且将一条纯选中导线和控制导线分配给该模块,与非逻辑线路输出端分别与各输出模块(5、6、7)连接。
  • 数据总线
  • [发明专利]数据总线-CN94193153.6无效
  • D·W·弗林 - 先进RISC机器有限公司
  • 1994-08-04 - 1998-11-11 - G06F13/42
  • 叙述了数据处理装置(2),它使用一公共数据总线(4)以互连一总线主控器电路(6)与一个或多个总线受控器电路(8、10、12)。该数据处理装置(2)配置为支持脉冲串方式传输,其中一地址字跟随与自地址字指定的地址开始连续的地址相关的一系列数据字。数据总线(4)包括一地址请求信号线(16),任何总线受控器电路(8、10、12)可以使用它来请求一在下一处理周期要传输的地址字而非数据字。以这种方式,总线主控器电路(6)不必特定地适应接在总线(4)上的总线受控器,因为这些总线受控器可以自己指明它们能处理脉冲串方式传输到什么程度。
  • 数据总线
  • [发明专利]数据总线-CN01819086.3有效
  • 艾尔弗雷德·塞尔兹;维特·安布鲁斯特 - 汤姆森特许公司
  • 2001-11-19 - 2004-02-11 - G06F13/40
  • 在经由I2C总线控制或操作的装置(1,2,3)中,可能有必要采取措施来抑制在各个装置的数据信号输入/输出中的干扰信号而同时不损害数据传送。在数据信号输入/输出中的数据线SDA包括以低通滤波器形式的RC元件RS、C,和与RC元件RS、C并联的二极管D,所述低通滤波器使得所述布置能够抑制施加到数据信号输入/输出上的干扰信号,而且,二极管D的传输作用表明,所述布置不损害离开数据信号输入/输出的数据信号ACK。
  • 数据总线
  • [发明专利]总线装置-CN201210429901.3无效
  • 赖吉昌 - 晶心科技股份有限公司
  • 2012-11-01 - 2013-06-05 - H04L12/40
  • 本发明提供一种总线装置,包括总线主控器以及总线从控器,通过总线界面相互耦接。当总线主控器发送数据交易至总线从控器时,总线从控器执行此数据交易。总线数据交易被预设为猜测式的且其命令指出此数据交易为写入或是读取。当总线数据交易为写入时,总线从控器将此数据交易的写入数据储存至此数据交易的地址。当总线数据交易为读取时,总线从控器以储存于此数据交易地址的读取数据回应此数据交易。总线从控器通过致能总线等待信号以通知总线主控器总线从控器在特定时间内将不接受另外的数据交易。
  • 总线装置
  • [发明专利]用于初始化差分双线数据总线的方法及传送数据的方法-CN202010473204.2在审
  • 克里斯蒂安·史密斯 - 艾尔默斯半导体股份公司
  • 2017-12-19 - 2020-10-20 - G06F13/42
  • 提供一种用于初始化差分双线数据总线的方法及传送数据的方法。用于初始化差分双线数据总线的方法,其中,所述双线数据总线包括第一单线数据总线和第二单线数据总线,该第二单线数据总线由至少两个总线节点划分为至少两个双线数据总线区段,包括以下步骤,通过所述总线主控确定新的总线节点地址;通过所述总线主控在总线节点、即所考察的总线节点的总线节点地址寄存器中存储所述总线节点地址;通过闭合所考察的总线节点的传输门将一个或多个双线数据总线区段与一个或多个另外的双线数据总线区段连接,其中,在所述传输门闭合期间,由所述总线节点一直防止通过所述总线主控将总线节点地址存储在所考察的总线节点的总线节点地址寄存器中。
  • 用于初始化双线数据总线方法传送
  • [发明专利]数据总线的转位装置及执行数据总线转位的方法-CN200810004749.8有效
  • 雷蒙A·伯特兰 - 威盛电子股份有限公司
  • 2008-01-28 - 2008-08-13 - G06F13/40
  • 一种数据总线的转位装置及执行数据总线转位的方法,包括:多个异或门电路,连接于实时数据总线和最新数据总线,两条数据总线上包含相对应的多比特数据,多个异或门电路用于执行两条数据总线的逐位比较,提供异或门数据总线,异或门数据总线上的数据表明实时数据总线和最新数据总线上对应的数据比特是否相同;总线状态监测器,连接于异或门数据总线,计算对应的多比特数据数据状态不同的比特数目,以表明实时数据总线数据是否需要转位,总线状态监测器还包含:多个逻辑左移电路,逻辑左移电路用于将输入信号根据移位信号进行逻辑左移操作,使每个所述逻辑左移电路的输出信号表明对应的一组多比特数据数据状态不同的数据比特的数目。
  • 数据总线装置执行方法
  • [发明专利]总线传输结构及方法、芯片-CN202210860285.0有效
  • 蔡凯;田佩佳;刘明 - 中科声龙科技发展(北京)有限公司
  • 2022-07-22 - 2022-09-27 - G06F13/362
  • 一种总线传输结构及方法、芯片,所述总线传输结构包括:多个数据源、多个数据终点、总线压缩结构、总线解压缩结构、N条发送总线、N条接收总线和M条传输总线,N条发送总线分别连接多个数据源和总线压缩结构,M条传输总线分别连接总线压缩结构和总线解压缩结构,N条接收总线分别连接总线解压缩结构和多个数据终点,N>1,M≥1,且N>M;总线压缩结构将N条发送总线上的数据分发至M条传输总线上;总线解压缩结构将M条传输总线上的数据分发至数据对应的数据终点。本公开实施例将N组总线在传输时压缩为M组,使用更少的总线来传输数据而不影响芯片功能,可以减少芯片实现需要的资源,降低芯片功耗,减少数字后端实现难度。
  • 总线传输结构方法芯片
  • [发明专利]基于FPGA的PCI总线控制器及控制方法-CN201510409195.X有效
  • 马云彤;梁军;周学安;李攀;潘大为;彭宇;彭喜元 - 哈尔滨工业大学
  • 2015-07-13 - 2017-11-03 - G06F13/40
  • 基于FPGA的PCI总线控制器及控制方法,涉及PCI总线控制技术领域。解决了现有基于PCI总线的板卡设备应用场所需要脱离PC机和相关的控制机箱系统才能应用的问题。本发明的处理器用于通过Avalon总线总线控制器和PCI总线向PCI总线设备发送控制信号,并接收PCI总线设备发回的响应信号;存储器DDR2用于对处理器发送的控制信号和PCI总线设备发回的响应信号进行缓存;总线控制器用于接收Avalon总线向PCI总线发送的数据,并将接收的Avalon总线数据转换为PCI总线数据,并将转换后PCI总线数据发送至PCI总线;同时接收PCI总线向Avalon总线发送的数据,并将接收的PCI总线数据转换为Avalon总线数据,并将转换后Avalon总线数据发送至Avalon总线。本发明适用于PCI总线控制使用。
  • 基于fpgapci总线控制器控制方法
  • [发明专利]资源总线接口-CN00109798.9无效
  • 塞尔焦·马吉;米切尔·诺克罗斯 - 罗技欧洲公司
  • 2000-06-30 - 2004-03-17 - G06F13/40
  • 提供在数据总线上传送数据的新的改进方法和装置。本发明提供包括外部共用总线、外部总线接口和资源总线总线系统。可以构成外部总线接口,以在外部共用总线和资源总线之间传送数据总线系统还可以包括与资源总线耦接的数据处理流水线。数据处理流水线可以包括处理数据的多个部件。一些数据处理部件可以与资源总线耦接。
  • 资源总线接口

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top