专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果22281个,建议您升级VIP下载更多相关专利
  • [发明专利]一种复合有限域乘法-CN201110267272.4有效
  • 唐韶华;易海博 - 华南理工大学
  • 2011-09-09 - 2012-01-11 - G06F7/52
  • 本发明公开了一种复合有限域乘法,包括控制器、输入端口、输出端口、GF((2n)2)乘法、GF(2n)标准基乘法和GF(2n)查找表乘法连接,所述控制器分别与输入端口、输出端口、GF((2n)2)乘法、GF(2n)标准基乘法和GF(2n)查找表乘法连接;所述GF((2n)2)乘法分别与GF(2n)标准基乘法、GF(2n)查找表乘法连接。本发明通过GF((2n)2)乘法、GF(2n)标准基乘法和GF(2n)查找表乘法实现了三个运算数的乘法运算,在计算GF((2n)m)上的三个运算数的乘法上相对于现有的乘法有着明显的速度优势。
  • 一种复合有限乘法器
  • [实用新型]一种复合有限域乘法-CN201120338507.X有效
  • 唐韶华;易海博 - 华南理工大学
  • 2011-09-09 - 2012-05-09 - G06F7/72
  • 本实用新型公开了一种复合有限域乘法,包括控制器、输入端口、输出端口、GF((2n)2)乘法、GF(2n)标准基乘法和GF(2n)查找表乘法连接,所述控制器分别与输入端口、输出端口、GF((2n)2)乘法、GF(2n)标准基乘法和GF(2n)查找表乘法连接;所述GF((2n)2)乘法分别与GF(2n)标准基乘法、GF(2n)查找表乘法连接。本实用新型通过GF((2n)2)乘法、GF(2n)标准基乘法和GF(2n)查找表乘法实现了三个运算数的乘法运算,在计算GF((2n)m)上的三个运算数的乘法上相对于现有的乘法有着明显的速度优势。
  • 一种复合有限乘法器
  • [发明专利]乘法及其操作的方法-CN201911099085.2在审
  • 伊利亚·奥夫桑尼科夫;阿里·沙菲·阿得斯塔尼;约瑟夫·哈松;王磊 - 三星电子株式会社
  • 2019-11-12 - 2020-05-19 - G06F7/52
  • 公开一种乘法及其操作的方法。一种N×N乘法可包括:N/2×N第一乘法、N/2×N/2第二乘法和N/2×N/2第三乘法。N×N乘法接收两个操作数进行相乘。如果操作数等于零或具有小值,则第一乘法、第二乘法和/或第三乘法被选择性地禁用。如果所述操作数二者都小于2N/2,则第二乘法或第三乘法用于将操作数相乘。如果一个操作数小于2N/2而另一操作数等于或大于2N/2,则第一乘法用于将操作数相乘,或者第二乘法和第三乘法用于将操作数相乘如果两个操作数等于或大于2N/2,则第一乘法、第二乘法和第三乘法用于将操作数相乘。
  • 乘法器及其操作方法
  • [发明专利]一种模拟自干扰抑制电路及自干扰抑制方法-CN201510634672.2有效
  • 徐强;鲁宏涛;黄川;邵士海;潘文生;沈莹;唐友喜 - 电子科技大学
  • 2015-09-29 - 2018-08-03 - H04L5/14
  • 本发明公开了一种模拟自干扰抑制电路及干扰抑制方法,电路包括第一延时器、第二延时器、第三延时器、第四延时器、第一乘法、第二乘法、第三乘法、第四乘法、第一加法器、第二加法器、第一低通滤波、第二低通滤波和‑90°移相器;接收信号y(t)连接至第一延时器、第二乘法、第三延时器和第四乘法,参考信号x(t)连接至第一乘法、第二延时器和‑90°移相器,‑90°移相器连接至第三乘法和第四延时器,第二延时器连接至第二乘法,第四延时器连接至第四乘法,第一乘法和第二乘法连接至第一加法器,第三乘法和第四乘法连接至第二加法器,第一加法器连接至第一低通滤波,第二加法器连接至第二低通滤波。
  • 一种模拟干扰抑制电路方法
  • [实用新型]码分多址收信载波恢复装置-CN200920231107.1无效
  • 傅海阳;刘雄 - 南京邮电大学
  • 2009-08-26 - 2010-05-19 - H04B7/02
  • 码分多址收信载波恢复装置,该装置包括用于两路基带信号与多个本地PN序列相乘的第十一乘法(M11)、第十二乘法(M12)、第十三乘法(M13)、第十四乘法(M14)、第十五乘法(M15)、第十六乘法(M16),用于分别对所述第十一乘法(M11)、第十二乘法(M12)、第十三乘法(M13)输出的基带信号进行处理的第十一处理器(11)、第十二处理器(12)、第十三处理器(13),用于对所述处理器输出的基带信号与相应所述第十四乘法(M14)、第十五乘法(M15)、第十六乘法(M16)输出信号相乘的第十七乘法(M17)、第十八乘法(M18)、第十九乘法(M19);可大幅度提升瑞克接收机多径分集接收的效率,提高多径收信号的功率利用率
  • 码分多址收信载波恢复装置
  • [发明专利]多项式运算电路和信号处理装置-CN202211527310.X在审
  • 曾智鸣;宣学雷 - 深圳市紫光同创电子有限公司
  • 2022-11-30 - 2023-03-10 - G06F7/523
  • 多项式运算电路例如包括:多个乘法;多个加法器,与多个乘法一一对应,多个加法器与多个乘法相互交替、并依次连接;其中,每个乘法包括第一乘法输入端、第二乘法输入端和乘法输出端,每个加法器包括第一加法输入端、第二加法输入端和加法输出端;多个乘法的多个第二乘法输入端相连接,多个乘法中的目标乘法乘法输出端连接于与目标乘法对应的目标加法器的第二加法输入端,目标加法器的加法输出端连接于比目标乘法的低一阶的乘法的第一乘法输入端
  • 多项式运算电路信号处理装置
  • [实用新型]多项式运算电路和信号处理装置-CN202223203586.0有效
  • 曾智鸣;宣学雷 - 深圳市紫光同创电子有限公司
  • 2022-11-30 - 2023-06-13 - G06F7/523
  • 多项式运算电路例如包括:多个乘法;多个加法器,与多个乘法一一对应,多个加法器与多个乘法相互交替、并依次连接;其中,每个乘法包括第一乘法输入端、第二乘法输入端和乘法输出端,每个加法器包括第一加法输入端、第二加法输入端和加法输出端;多个乘法的多个第二乘法输入端相连接,多个乘法中的目标乘法乘法输出端连接于与目标乘法对应的目标加法器的第二加法输入端,目标加法器的加法输出端连接于比目标乘法的低一阶的乘法的第一乘法输入端
  • 多项式运算电路信号处理装置
  • [发明专利]一种传输门结构的多位多值绝热乘法-CN201710654770.1有效
  • 张跃军;汪鹏君;丁代鲁;王佳伟 - 宁波大学
  • 2017-08-03 - 2020-06-16 - H03K19/00
  • 本发明公开了一种基于传输门结构的多位多值绝热乘法,包括n位多值绝热乘法单元,n位多值绝热乘法单元的钟控时钟信号输入端和第n位多值绝热乘法单元的反相高位进位信号输出端连接,n位多值绝热乘法单元的第一钟控时钟信号输入端连接,n位多值绝热乘法单元中所有位于奇数位的多值绝热乘法单元的第二钟控时钟信号输入端连接,n位多值绝热乘法单元中所有位于偶数位的多值绝热乘法单元的第二钟控时钟信号输入端连接,第k位多值绝热乘法单元的高位进位信号输出端和第k+1位多值绝热乘法单元的低位进位信号输入端连接;优点是面积小、功耗低和运算周期短。
  • 一种传输结构多位多值绝热乘法器
  • [发明专利]一种三阶复频域DSM结构-CN202310952289.6在审
  • 朱睿;魏海谣;刘泉华 - 北京理工大学
  • 2023-07-31 - 2023-10-03 - H03K5/1252
  • 该三阶复频域DSM结构包括乘法a1、乘法a2、乘法a3、乘法b1、乘法b2、乘法b3、乘法b4、乘法c1、乘法c2、乘法c3、乘法g1、多位复量化器Q、延时器z1、延时器z2、延时器z3、加法器s1、加法器s2、加法器s3、加法器s4、加法器s5。本发明的三阶复频域DSM结构改进了DSM结构阶数,引入了复频域量化器和额外的反馈乘法,进一步抑制了脉冲信号调制技术中包络变换产生的量化噪声,提高了脉冲调制的工作带宽,在较低采样率条件下实现较好的噪声抑制
  • 一种三阶复频域dsm结构
  • [发明专利]一种乘法转换方法、装置、设备及可读存储介质-CN202111136417.7在审
  • 张青 - 山东云海国创云计算装备产业创新中心有限公司
  • 2021-09-27 - 2021-12-31 - G06F7/523
  • 本申请公开了一种乘法转换方法、装置、设备及可读存储介质。本申请针对新设计的目标乘法,若目标乘法的第一目标输入宽度超过预设乘法的第一预设输入宽度,和/或目标乘法的第二目标输入宽度超过预设乘法的第二预设输入宽度,那么确定第一数目和/或第二数目,并将第一数目和/或第二数目中的最大值确定为目标值,对目标值个预设乘法进行逻辑组合,然后用逻辑组合得到的运算结构替换目标乘法,从而将输入宽度较大的目标乘法拆分为多个输入宽度较小的乘法,无需新增额外逻辑资源,电路的复杂度和占用面积可以有所降低本申请提供的一种乘法转换装置、设备及可读存储介质,同样具有上述技术效果。
  • 一种乘法器转换方法装置设备可读存储介质

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top