[发明专利]一种基于乒乓RAM的条带阵列的卷积模块及其运算方法有效
申请号: | 201910791842.6 | 申请日: | 2019-08-26 |
公开(公告)号: | CN110688616B | 公开(公告)日: | 2023-10-20 |
发明(设计)人: | 陈小柏;赖青松 | 申请(专利权)人: | 陈小柏 |
主分类号: | G06F17/15 | 分类号: | G06F17/15;G06F7/523 |
代理公司: | 广州粤高专利商标代理有限公司 44102 | 代理人: | 张金福 |
地址: | 511430 广东省广州市番禺*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于乒乓RAM的条带阵列卷积模块及其运算方法,其中所述卷积模块包括直接内存访问模块DMA、DMA控制器、数据分流模块、乒乓RAM、RAM读取模块、条带列阵模块、块累加模块、寄存器模块;所述由DMA控制器用于控制DMA从内存中读取数据,所述数据包括特征feature、权重weight;数据经过数据分流模块将特征feature和权重weight分离,然后存入乒乓RAM;所述RAM读取模块从乒乓RAM读取特征feature和权重weight给到条带阵列模块进行运算处理,运算结果经过块累加模块输出;所述寄存器模块用于接收来自中央处理器配置的寄存器控制所述的卷积模块运算。本发明能提高乘法器的利用率,同时能兼容不同大小的卷积核。 | ||
搜索关键词: | 一种 基于 乒乓 ram 条带 阵列 卷积 模块 及其 运算 方法 | ||
【主权项】:
1.一种基于乒乓RAM的条带阵列卷积模块,其特征在于:包括直接内存访问模块DMA、DMA控制器、数据分流模块、乒乓RAM、RAM读取模块、条带列阵模块、块累加模块、寄存器模块;/n所述DMA控制器用于控制DMA从存储器中读取数据,所述数据包括特征feature、权重weight;数据经过数据分流模块将特征feature和权重weight分离,然后存入乒乓RAM;所述RAM读取模块从乒乓RAM读取特征feature和权重weight给到条带阵列模块进行运算处理,运算结果经过块累加模块输出;/n所述寄存器模块用于接收来自中央处理器配置的寄存器控制所述的卷积模块运算。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于陈小柏,未经陈小柏许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910791842.6/,转载请声明来源钻瓜专利网。