[发明专利]一种FPGA加密码流的解密装置及方法在审
申请号: | 201910364922.3 | 申请日: | 2019-04-30 |
公开(公告)号: | CN110061839A | 公开(公告)日: | 2019-07-26 |
发明(设计)人: | 厚娇 | 申请(专利权)人: | 上海安路信息科技有限公司 |
主分类号: | H04L9/08 | 分类号: | H04L9/08;H04L9/06;G06F21/72 |
代理公司: | 上海一平知识产权代理有限公司 31266 | 代理人: | 成春荣;竺云 |
地址: | 200080 上海市虹口区*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本申请公开了一种FPGA加密码流的解密装置及方法,该装置包括:输入模块,接收数据码流,若所述数据码流为加密码流,则在所述加密码流加入密钥选择指令;数据整合模块,接收并收集所述输入模块传输的不同位宽的加密码流;密钥存储模块,接收所述输入模块传输的密钥选择指令,根据所述密钥选择指令选择相应的密钥;解密模块,接收所述密钥并生成解密密钥,对所述加密码流进行解密生成解密码流;数据拆分模块,对所述解密码流进行拆分输出。 | ||
搜索关键词: | 加密码流 密钥选择 输入模块 解密装置 解密码 密钥 指令 密钥存储模块 数据整合模块 接收数据 解密密钥 解密模块 数据码流 指令选择 传输 分模块 解密 码流 位宽 输出 申请 | ||
【主权项】:
1.一种FPGA加密码流的解密装置,其特征在于,包括:输入模块,接收数据码流,若所述数据码流为加密码流,则在所述加密码流加入密钥选择指令;数据整合模块,接收并收集所述输入模块传输的不同位宽的加密码流;密钥存储模块,接收所述输入模块传输的密钥选择指令,根据所述密钥选择指令选择相应的密钥;解密模块,接收所述密钥并生成解密密钥,对所述加密码流进行解密生成解密码流;数据拆分模块,对所述解密码流进行拆分输出。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海安路信息科技有限公司,未经上海安路信息科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910364922.3/,转载请声明来源钻瓜专利网。