[发明专利]一种FPGA安全运行系统及方法在审

专利信息
申请号: 201910313027.9 申请日: 2019-04-18
公开(公告)号: CN110110534A 公开(公告)日: 2019-08-09
发明(设计)人: 何骏;乔绍虎;姬少锋;李银龙;刘武忠;陈晓;苏庆会 申请(专利权)人: 郑州信大捷安信息技术股份有限公司
主分类号: G06F21/60 分类号: G06F21/60;G06F21/62;G06F11/10
代理公司: 郑州德勤知识产权代理有限公司 41128 代理人: 黄红梅;黄军委
地址: 450000 河南省*** 国省代码: 河南;41
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提出了一种FPGA安全运行系统及方法,所述方法包括:将编译生成的FPGA程序数据传送至ARM模块;ARM模块接收FPGA程序数据,通过加解密模块进行加密处理以得到对应的密文数据,并存储于Flash存储器中;待运行FPGA芯片时,ARM模块将密文数据从Flash存储器中读出,并通过加解密模块对密文数据进行解密处理,以得到FPGA程序数据,然后将其传送给FPGA芯片;待FPGA芯片接收完FPGA程序数据时,FPGA芯片通过第二认证模块与ARM模块的第一认证模块进行认证;当认证成功时,则FPGA芯片根据FPGA程序数据进行执行任务,当认证不成功时,则FPGA芯片停止执行任务。本发明能够实现对FPGA程序数据的安全存储,并确保FPGA芯片能够安全运行。
搜索关键词: 密文数据 安全运行系统 加解密模块 认证模块 安全存储 安全运行 加密处理 解密处理 认证成功 数据传送 认证 编译 读出 存储 成功
【主权项】:
1.一种FPGA安全运行系统,其特征在于,包括:ARM模块和FPGA芯片;所述ARM模块,用于接收编译生成的FPGA程序数据并进行存储处理,其包括加解密模块、Flash存储器和第一认证模块,所述加解密模块用于对接收的FPGA程序数据加密处理以得到对应的密文数据,且当运行FPGA芯片时,所述加解密模块还用于对密文数据进行解密处理,以待FPGA芯片下载获取,所述Flash存储器用于对所述密文数据进行存储处理;所述FPGA芯片,能够从ARM模块获取FPGA程序数据,其包括第二认证模块,所述FPGA芯片通过第二认证模块与所述ARM模块的第一认证模块进行认证,待认证成功后,所述FPGA芯片根据所述FPGA程序数据进行执行任务。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于郑州信大捷安信息技术股份有限公司,未经郑州信大捷安信息技术股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201910313027.9/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top