[发明专利]用于减小电路路径中的时序偏斜的方法、电路和设备有效
申请号: | 201880053280.9 | 申请日: | 2018-08-14 |
公开(公告)号: | CN110998342B | 公开(公告)日: | 2022-12-09 |
发明(设计)人: | 扬·保罗·安东尼·范德瓦特;布雷德利·A·菲利普斯 | 申请(专利权)人: | 泰拉丁公司 |
主分类号: | G01R31/317 | 分类号: | G01R31/317 |
代理公司: | 中原信达知识产权代理有限责任公司 11219 | 代理人: | 穆森;戚传江 |
地址: | 美国马*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种针对电路路径执行的示例性方法,所述示例性方法包括:接收所述电路路径中的信号;以及基于由在所述电路路径中串联电连接的电路产生的偏斜来控制所述电路路径中的所述信号的状态。通过反相或不反相所述电路路径中的所述信号来控制所述状态,使得至少部分地抵消由所述电路路径中的不同电路产生的偏斜。 | ||
搜索关键词: | 用于 减小 电路 路径 中的 时序 偏斜 方法 设备 | ||
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于泰拉丁公司,未经泰拉丁公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201880053280.9/,转载请声明来源钻瓜专利网。
- 上一篇:用于在异构存储器环境内进行引导的系统和方法
- 下一篇:一种主动锁闭紧固件