[实用新型]长波信号全自动定时接收装置有效

专利信息
申请号: 201821949227.0 申请日: 2018-11-26
公开(公告)号: CN209345145U 公开(公告)日: 2019-09-03
发明(设计)人: 邢燕;李实锋;刘军良;胡永辉;王凡 申请(专利权)人: 中国科学院国家授时中心
主分类号: H04B1/16 分类号: H04B1/16;H04J3/06;G04R20/10
代理公司: 西北工业大学专利中心 61204 代理人: 顾潮琪
地址: 710600 陕*** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要: 本实用新型提供了一种长波信号全自动定时接收装置,ADC电路接收来自FPGA的采样时钟;长波信号经ADC采样后输出数字中频信号,数字中频信号送往FPGA,FPGA输出I/Q支路的BPL信号包络至DSP,DSP将频率控制字信息返回至FPGA;同时,FPGA发送串行时间信息给网口电路,实现网络授时;FPGA通过14位并行数据接口与LCD和LED相连接,矩阵键盘通过串行数据接口分别与FPGA和DSP相连接;FPGA输出本机1PPS信号和TOC信息至人机接口,最终实现BPL接收机的自主定时。本发明能够对长波授时信号进行自主定时,并增加了NTP/PTP网络授时功能,具有精度高、集成度高、可靠性高、可维修性强、使用方便等特点。
搜索关键词: 长波信号 数字中频信号 定时接收 网络授时 输出 长波授时信号 串行数据接口 本实用新型 频率控制字 采样时钟 矩阵键盘 可维修性 人机接口 时间信息 数据接口 网口电路 信息返回 集成度 位并行 采样 包络 发送
【主权项】:
1.一种长波信号全自动定时接收装置,包括ADC电路、基带处理电路和人机接口电路,其特征在于:所述的基带处理电路包括FPGA和DSP;ADC电路接收来自FPGA的采样时钟;长波信号经ADC采样后输出数字中频信号,数字中频信号通过16位数据线送往FPGA,FPGA和DSP之间通过16位数据线和12位地址线实现交互,FPGA输出I/Q支路的BPL信号包络至DSP,DSP将频率控制字信息返回至FPGA;同时,FPGA发送串行时间信息给网口电路,实现网络授时;FPGA通过14位并行数据接口与LCD和LED相连接,矩阵键盘通过串行数据接口分别与FPGA和DSP相连接;FPGA输出本机1PPS信号和TOC信息至人机接口,最终实现BPL接收机的自主定时。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院国家授时中心,未经中国科学院国家授时中心许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201821949227.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top