[发明专利]一种更新SPI Flash内FPGA程序的系统及方法在审
申请号: | 201811331485.7 | 申请日: | 2018-11-09 |
公开(公告)号: | CN109542478A | 公开(公告)日: | 2019-03-29 |
发明(设计)人: | 张成森;刘洪庆;向前 | 申请(专利权)人: | 中电科仪器仪表有限公司 |
主分类号: | G06F8/65 | 分类号: | G06F8/65;G06F13/42 |
代理公司: | 青岛华慧泽专利代理事务所(普通合伙) 37247 | 代理人: | 张慧芳 |
地址: | 266555 山*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种更新SPI Flash内FPGA程序的系统及方法,所述系统包括上位机、FPGA模块、SPI Flash配置芯片,上位机与FPGA模块之间通过PCI/PCIe总线连接,进行数据交互,上位机软件通过PCI/PCIe总线将FPGA程序传至FPGA模块,所述FPGA模块内部集成SPI Flash配置芯片的控制逻辑,由FPGA模块更新SPI Flash配置芯片中存储的FPGA程序;所述FPGA模块包括PCI/PCIe总线控制器、SPI总线控制器、SPI Flash读写控制器、读数据FIFO、写数据FIFO。本发明在底层直接通过SPI Flash支持的指令来进行程序更新,适用于所有采用SPI flash配置的FPGA程序更新,不需要额外硬件电路辅助,在电路板器件布局和产品价格上较现有技术更具优势。 | ||
搜索关键词: | 配置芯片 更新 上位机 电路板器件 读数据FIFO 读写控制器 上位机软件 写数据FIFO 总线控制器 产品价格 程序更新 控制逻辑 内部集成 数据交互 硬件电路 总线连接 控制器 总线 配置的 存储 指令 | ||
【主权项】:
1.一种更新SPI Flash内FPGA程序的系统,其特征在于,包括上位机、FPGA模块、SPI Flash配置芯片,上位机与FPGA模块之间通过PCI/PCIe总线连接,进行数据交互,上位机软件通过PCI/PCIe总线将FPGA程序传至FPGA模块,所述FPGA模块内部集成SPI Flash配置芯片的控制逻辑,由FPGA模块更新SPI Flash配置芯片中存储的FPGA程序;所述FPGA模块包括PCI/PCIe总线控制器、SPI总线控制器、SPI Flash读写控制器、读数据FIFO、写数据FIFO,所述PCI/PCIe总线控制器与SPI总线控制器之间通过读数据FIFO和写数据FIFO数据传输,SPI总线控制器和SPI Flash配置芯片之间数据读写采用单线模式或双线模式或四线模式。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中电科仪器仪表有限公司,未经中电科仪器仪表有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201811331485.7/,转载请声明来源钻瓜专利网。