[发明专利]逻辑门假信号建模的方法有效
申请号: | 201811301817.7 | 申请日: | 2018-11-02 |
公开(公告)号: | CN109753675B | 公开(公告)日: | 2023-01-24 |
发明(设计)人: | 彭启荣;杨居上;涂尚玮 | 申请(专利权)人: | 联发科技(新加坡)私人有限公司 |
主分类号: | G06F30/3308 | 分类号: | G06F30/3308;H03K19/173 |
代理公司: | 北京市万慧达律师事务所 11111 | 代理人: | 王蕊;白华胜 |
地址: | 新加坡新加坡城启*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种用于逻辑门假信号建模的方法,获得来自所述逻辑门的具有假信号宽度的输入假信号。当所述假信号宽度大于或等于第一阈值宽度时,通过第一缩放因子缩放所述假信号宽度。当所述假信号宽度小于所述第一阈值宽度以及大于或等于第二阈值宽度时,通过第二缩放因子缩放所述假信号宽度。为所述逻辑门提供具有所述缩放的假信号宽度的输入假信号。所述缩放的假信号宽度大于0。所述第一阈值宽度大于所述第二阈值宽度,以及所述第二缩放因子小于所述第一缩放因子。 | ||
搜索关键词: | 逻辑 信号 建模 方法 | ||
【主权项】:
1.一种用于逻辑门假信号建模的方法,其特征在于,包括:获得来自所述逻辑门的具有假信号宽度的输入假信号;当所述假信号宽度大于或等于第一阈值宽度时,通过第一缩放因子缩放所述假信号宽度;当所述假信号宽度小于所述第一阈值宽度并且大于或等于第二阈值宽度时,通过第二缩放因子缩放所述假信号宽度;以及为所述逻辑门提供具有所述缩放的假信号宽度的输出假信号;其中所述缩放的假信号宽度大于0;其中所述第一阈值宽度大于所述第二阈值宽度,以及所述第二缩放因子小于所述第一缩放因子。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联发科技(新加坡)私人有限公司,未经联发科技(新加坡)私人有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201811301817.7/,转载请声明来源钻瓜专利网。