[发明专利]一种基于DSP的CCD电路驱动方法有效
申请号: | 201810388280.6 | 申请日: | 2018-04-26 |
公开(公告)号: | CN108449558B | 公开(公告)日: | 2021-04-02 |
发明(设计)人: | 陈希;王亚飞;李宁;雷雯雯;刘俊池;张书文;左庆 | 申请(专利权)人: | 湖北三江航天万峰科技发展有限公司 |
主分类号: | H04N5/372 | 分类号: | H04N5/372 |
代理公司: | 武汉东喻专利代理事务所(普通合伙) 42224 | 代理人: | 李佑宏 |
地址: | 432000 *** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于DSP的CCD电路驱动方法,包括,确定CCD的基本驱动时序信息,确定其与GPIO端口之间的端口对应关系;根据端口对应关系构建CCD驱动硬件电路,明确硬件电路的输入、输出和控制端口;根据基本驱动时序信息确定每个输入端口的触发顺序和/或设计延时长度,获得CCD的设计驱动时序;确定CCD输出信号的采集位置,驱动CCD;采集硬件电路的输出信号并处理,根据处理结果优化采集位置和/或设计驱动时序。本发明技术方案的方法,针对现有技术中采用CPLD或者EEPROM来驱动CCD电路时的所存在的不足,直接通过将端口控制信息载入DSP以改变端口输出状态来驱动CCD,简化了电路结构,减少了硬件电路的功耗。 | ||
搜索关键词: | 一种 基于 dsp ccd 电路 驱动 方法 | ||
【主权项】:
1.一种基于DSP的CCD电路驱动方法,其特征在于,包括S1确定CCD的基本驱动时序信息,确定其与GPIO端口之间的端口对应关系;所述基本驱动时序信息包括驱动端口和每个端口对应的目标延时长度;S2根据端口对应关系构建CCD驱动硬件电路,明确硬件电路的输入、输出和控制端口;所述硬件电路优选通过高低电平转换实现CCD的驱动;S3根据基本驱动时序信息确定每个输入端口的触发顺序和/或设计延时长度,获得CCD的设计驱动时序;确定CCD输出信号的采集位置;S4按照CCD的设计驱动时序依次控制硬件电路端口的高低电平变化及其对应的延时长度以驱动CCD;S5采集硬件电路的输出信号并处理,根据处理结果判断CCD的设计驱动时序是否满足基本驱动时序信息的要求,若不符合则更改输出信号的采集位置和/或设计驱动时序,进入步骤S4。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于湖北三江航天万峰科技发展有限公司,未经湖北三江航天万峰科技发展有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201810388280.6/,转载请声明来源钻瓜专利网。
- 上一篇:像素采集电路、光流传感器和光流及图像信息采集系统
- 下一篇:智能移动电视机