[发明专利]一种减小数字域对高精度ADC干扰的低成本低功耗供电方法在审

专利信息
申请号: 201810241294.5 申请日: 2018-03-22
公开(公告)号: CN108646834A 公开(公告)日: 2018-10-12
发明(设计)人: 李弦 申请(专利权)人: 芯海科技(深圳)股份有限公司
主分类号: G05F1/56 分类号: G05F1/56;G01D3/028;G06F1/26
代理公司: 深圳市凯达知识产权事务所 44256 代理人: 刘大弯
地址: 518067 广东省深圳市南山*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种减小数字域对高精度ADC干扰的低成本低功耗供电方法,其特征在于该方法在数字电路上接有LDO模块,当系统需要进入休眠模式时,数字电路通过休眠模式指令将LDO关断,LDO模块不再有功耗。本发明通过LDO模块,当系统需要进入休眠模式时,数字电路通过休眠模式指令将LDO关断,LDO模块不再有功耗,其驱动管的栅极电压VPS也被休眠指令拉低,从而将驱动管开启,保持了对数字电路的供电。当系统恢复到正常模式时,数字电路通过退出休眠模式指令开启LDO,VLDO电压被稳定住,数字电路的干扰不会随电源变化,ADC读数不随电源变化,由此避免数字电路的干扰,同时也能够降低LDO的功耗。
搜索关键词: 数字电路 休眠模式 功耗 高精度ADC 电源变化 低成本 低功耗 驱动管 数字域 指令 供电 关断 减小 系统恢复 休眠指令 栅极电压 正常模式 退出
【主权项】:
1.一种减小数字域对高精度ADC干扰的低成本低功耗供电方法,其特征在于该方法在数字电路上接有LDO模块,LDO模块接有驱动管,当系统需要进入休眠模式时,数字电路通过休眠模式指令将LDO关断,LDO模块不再有功耗,但是其驱动管的栅极电压VPS也被休眠指令拉低,从而将驱动管开启。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于芯海科技(深圳)股份有限公司,未经芯海科技(深圳)股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201810241294.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top