[发明专利]用于将门铃合并在请求消息中的技术有效
申请号: | 201780073461.3 | 申请日: | 2017-11-07 |
公开(公告)号: | CN109997117B | 公开(公告)日: | 2023-09-05 |
发明(设计)人: | T.肯特基;B-Z.弗里曼;N.D.麦克唐奈;B.理查森 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F12/0802 | 分类号: | G06F12/0802 |
代理公司: | 中国专利代理(香港)有限公司 72001 | 代理人: | 徐红燕;闫小龙 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 示例包括用于将门铃合并在请求消息中的技术。示例技术包括收集门铃以访问设备。所收集的被组合在高速缓存行结构中,并且所述高速缓存行结构在单个写操作中被写入到用于中央处理单元的高速缓存或缓冲器。 | ||
搜索关键词: | 用于 门铃 合并 请求 消息 中的 技术 | ||
【主权项】:
1.一种装置,包括:用于计算平台的电路,所述电路包括中央处理单元(CPU)高速缓存;门铃逻辑,所述门铃逻辑用于由所述电路执行以生成多个门铃,所述门铃目标定为用于经由被布置成根据快速外围组件互连(PCIe)规范来运作的链路而与所述电路通信地耦合的计算平台上的设备的相应多个存储器环或队列;组合逻辑,所述组合逻辑用于由所述电路执行以将所述多个门铃组合在高速缓存行结构中,所述高速缓存行结构包括针对每个门铃的分离的信息;以及写逻辑,所述写逻辑用于由所述电路执行以在单个写操作中将高速缓存行结构写入到CPU高速缓存,用于使得所述多个门铃被布告到相应多个存储器环或队列。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201780073461.3/,转载请声明来源钻瓜专利网。