[发明专利]图形处理器流水线中的高速缓存和压缩互操作性在审

专利信息
申请号: 201780052576.4 申请日: 2017-07-26
公开(公告)号: CN109643443A 公开(公告)日: 2019-04-16
发明(设计)人: T·G·阿凯奈-莫勒;P·萨蒂;A·考克;D·普费;J·尼尔森 申请(专利权)人: 英特尔公司
主分类号: G06T1/60 分类号: G06T1/60;G06T1/20;G06T9/00
代理公司: 上海专利商标事务所有限公司 31100 代理人: 李炜;黄嵩泉
地址: 美国加利*** 国省代码: 美国;US
权利要求书: 查看更多 说明书: 查看更多
摘要: 本文所描述了若干实施例,这些实施例提供了增强的数据高速缓存结合自适应且动态的压缩,以在从GPU进行输入和输出期间提高存储效率并减少数据传输带宽。本文所描述的技术可以减少访问芯片外存储器的需要,从而引起性能改善并且GPU操作功率降低。一个实施例提供了一种图形处理装置,包括:着色器引擎;一个或多个高速缓存存储器;高速缓存控制逻辑,用于控制所述一个或多个高速缓存存储器中的至少一个;以及编解码器单元,与所述一个或多个高速缓存存储器耦合,所述编解码器单元可配置为在向或从所述一个或多个高速缓存存储器存储或驱逐只读表面数据之后立即执行对所述只读表面数据的无损压缩。
搜索关键词: 高速缓存存储器 编解码器单元 表面数据 只读 高速缓存控制 数据传输带宽 数据高速缓存 图形处理装置 芯片外存储器 图形处理器 着色器引擎 存储效率 高速缓存 功率降低 互操作性 输出期间 无损压缩 性能改善 压缩 耦合 动态的 可配置 自适应 流水线 存储 访问
【主权项】:
1.一种图形处理装置,包括:着色器引擎;一个或多个高速缓存存储器;高速缓存控制逻辑,用于控制所述一个或多个高速缓存存储器中的至少一个;以及编解码器单元,与所述一个或多个高速缓存存储器耦合,所述编解码器单元用于:一旦向所述一个或多个高速缓存存储器存储或从所述一个或多个高速缓存存储器驱逐只读表面数据就执行对所述只读表面数据的无损压缩。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201780052576.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top