[发明专利]一种基于ARM的可容错音频发生电路在审
申请号: | 201711186790.7 | 申请日: | 2017-11-23 |
公开(公告)号: | CN108012223A | 公开(公告)日: | 2018-05-08 |
发明(设计)人: | 刘作龙;侯轶宸;宛然;王海鹏;樊超;詹思维 | 申请(专利权)人: | 中国航空工业集团公司西安航空计算技术研究所 |
主分类号: | H04R5/04 | 分类号: | H04R5/04;G11B20/10 |
代理公司: | 中国航空专利中心 11008 | 代理人: | 杜永保 |
地址: | 710000 *** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明属于机载信号处理技术领域涉及一种基于ARM的可容错音频发生电路。本发明提出了一种采用基于ARM控制器的正负音频波形分别发生、差分输出增强容错性的方法,该方法与传统的采用单一存储源的方式相比,单一存储源数据失效后音频数据即丢失,该方法存储的差分数据源在某一路数据失效后,只要另一路数据正常,经过扬声器的差分处理后仍可以正常播放音频数据;且对比以往采用的DSP、FPGA等复杂电路设计,基于ARM的控制电路结构简单、功耗低、可靠性高,具有上电过程中状态稳定、抗干扰能力强和容错度高的特点,满足机上通信设备的通信需求。 | ||
搜索关键词: | 一种 基于 arm 容错 音频 发生 电路 | ||
【主权项】:
1.一种基于ARM的可容错音频发生电路,包括存储电路、控制电路、输出电路;控制电路通过FSMC接口从存储电路读取差分音频数据,控制电路通过I2S和I2C接口将模拟音频信号发送给输出电路;其特征在于,存储电路是采用两路FLASH存储器,每路存储器分别存储目标音频片段的正向波形数据和负向波形数据;控制电路是基于ARM微处理器;输出电路是分别将正向波形数据和负向波形数据通过左声道和右声道转换为音频模拟信号,构成差分音频模拟信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国航空工业集团公司西安航空计算技术研究所,未经中国航空工业集团公司西安航空计算技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201711186790.7/,转载请声明来源钻瓜专利网。
- 上一篇:一种粉体材料的分散系统
- 下一篇:一种吹填岛礁过渡性护坡结构及其施工方法