[发明专利]一种高速实时图像处理系统的硬件电路有效

专利信息
申请号: 201710628070.5 申请日: 2017-07-28
公开(公告)号: CN107277373B 公开(公告)日: 2020-02-07
发明(设计)人: 石国帅;刘广东;邓超;徐静雯;宋峙峰;刘璐杨;徐川 申请(专利权)人: 北京计算机技术及应用研究所
主分类号: H04N5/232 分类号: H04N5/232;H04N5/77;H04N19/423
代理公司: 11011 中国兵器工业集团公司专利中心 代理人: 张然
地址: 100854*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种高速实时图像处理系统,其中,包括:主控处理电路、图像解码电路、数据存储电路、模拟显示电路以及串口通信电路;其中主控处理电路包括:采用FPGA和两DSP,FPGA用于协调控制各电路工作和图像数据的预处理,两DSP用于运行图像算法;图像解码电路,用于将外部摄像机的图像信息进行解码,并发送给FPGA;数据存储电路,用于进行FPGA11和两DSP的数据存储;模拟显示电路,用于将FPGA的视频信号输出显示;串口通信电路,用于FPGA与外部进行串口通信;其中,FPGA11在激活摄像机之后,接收图像数据,FPGA的控制仲裁设定了图像解码数据的存储具有最高优先级,以保证不能丢帧;DSP芯片的接口置为第二优先级,模拟显示电路设为第三优先级;在图像存储的行间隙和帧间隙时,响应第二和第三优先级的读数据请求。
搜索关键词: 一种 高速 实时 图像 处理 系统 硬件 电路
【主权项】:
1.一种高速实时图像处理系统,其特征在于,包括:主控处理电路、图像解码电路、数据存储电路、模拟显示电路以及串口通信电路;/n其中主控处理电路包括:采用FPGA和两DSP,FPGA用于协调控制各电路工作和图像数据的预处理,两DSP用于运行图像算法;/n图像解码电路,用于将外部摄像机的图像信息进行解码,并发送给FPGA;/n数据存储电路,用于进行FPGA和两DSP的数据存储;/n模拟显示电路,用于将FPGA的视频信号输出显示;/n串口通信电路,用于FPGA与外部进行串口通信;/n其中,FPGA在激活摄像机之后,接收图像数据,FPGA的控制仲裁设定了图像解码数据的存储具有最高优先级,以保证不能丢帧;DSP芯片的接口置为第二优先级,模拟显示电路设为第三优先级;在图像存储的行间隙和帧间隙时,响应第二和第三优先级的读数据请求。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京计算机技术及应用研究所,未经北京计算机技术及应用研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201710628070.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top