[发明专利]基于FMC的多功能高清视频压缩编码电路装置有效
申请号: | 201710190322.0 | 申请日: | 2017-03-28 |
公开(公告)号: | CN106851297B | 公开(公告)日: | 2019-05-21 |
发明(设计)人: | 宫丰奎;李鹏展;李强;李果 | 申请(专利权)人: | 西安电子科技大学 |
主分类号: | H04N19/42 | 分类号: | H04N19/42;H04N5/765 |
代理公司: | 陕西电子工业专利中心 61205 | 代理人: | 王品华;朱红星 |
地址: | 710071*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于FMC的多功能高清视频压缩编码电路装置,主要用于解决传统视频编码电路结构繁琐、移植困难度较高的问题,该电路包括:高清晰度多媒体接口模块、视频压缩编码模块、主控模块、存储模块和FPGA模块,其中在视频压缩编码模块与FPGA模块之间设有FMC接口模块,该接口模块的视频数据输出端与FPGA模块的视频数据输入端单向连接,其视频数据输入端分别与高清晰度多媒体接口模块和视频压缩编码模块视频数据输出端双向连接,其控制数据输出端分别与主控模块和高清晰度多媒体接口模块的控制数据输入端双向连接。本发明增加了视频压缩编码电路的通用性,减小了重新设计电路造成的资源损耗,可用于FPGA视频开发平台。 | ||
搜索关键词: | 基于 fmc 多功能 视频压缩 编码 电路 装置 | ||
【主权项】:
1.一种基于FMC的多功能高清视频压缩编码电路装置,包括:高清晰度多媒体接口模块(1),用于为视频压缩编码模块提供数据信号输入;视频压缩编码模块(2),用于对输入视频数据信号进行压缩编码,生成TS数据流;主控模块(3),用于对视频压缩编码模块进行参数配置,同时对高清晰度多媒体接口模块的寄存器进行配置;存储模块(4),用于存储视频压缩编码模块的固件程序;FPGA模块(5),用于对视频压缩编码模块产生的TS数据流进行处理,同时对高清晰度多媒体接口模块的寄存器进行配置;其特征在于:视频压缩编码模块(2)与FPGA模块(5)之间设有FMC接口模块(6),用于将压缩编码模块(2)与FPGA模块(5)相连接,使得视频压缩编码模块(2)适用于通用FPGA开发平台;所述FMC接口模块(6),其视频数据输出端与FPGA模块(5)的视频数据输入端单向连接,其两个视频数据输入端分别与高清晰度多媒体接口模块(1)和视频压缩编码模块(2)视频数据输出端双向连接,以使FPGA开发平台支持对未压缩编码的高清晰度多媒体视频数据进行处理;所述FMC接口模块(6),其控制数据输出端分别与主控模块(3)和高清晰度多媒体接口模块(1)的控制数据输入端双向连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安电子科技大学,未经西安电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710190322.0/,转载请声明来源钻瓜专利网。