[发明专利]一种可重构定浮点通用FFT处理器在审
申请号: | 201710189440.X | 申请日: | 2017-03-27 |
公开(公告)号: | CN106951394A | 公开(公告)日: | 2017-07-14 |
发明(设计)人: | 潘红兵;王晨曦;王宇宣;秦子迪;李丽;李伟;何书专 | 申请(专利权)人: | 南京大学 |
主分类号: | G06F17/14 | 分类号: | G06F17/14;G06F7/57 |
代理公司: | 南京汇盛专利商标事务所(普通合伙)32238 | 代理人: | 陈扬,吴扬帆 |
地址: | 210046 江苏省南*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种可重构定浮点通用FFT处理器,既可以实现18位的定点FFT运算,也可以实现32位的单精度浮点FFT运算。所述处理器将定点运算器(包括乘法器和加法器)与主体结构相分离,定点运算器可重构为单精度浮点运算器。处理器主体通过调用定点运算器或重构而成的单精度浮点运算器来完成定点或浮点FFT运算。所述处理器采用混合基流水结构,不仅支持定浮点计算还支持可配置的计算点数,在保证精确度和数据吞吐率的情况下,有效的提高了处理器的通用性。 | ||
搜索关键词: | 一种 可重构定 浮点 通用 fft 处理器 | ||
【主权项】:
一种可重构定浮点通用FFT处理器,其特征在于,包括:顶层控制模块,接受配置信息,并根据配置信息,选择数据通路,配置可重构运算电路模块的工作模式;可重构运算电路模块,根据顶层控制模块的控制信息重构电路,利用定点乘法、加法器,实现定点或单精度浮点FFT运算;整序模块,将可重构运算电路模块的倒位序输出恢复为顺序输出。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京大学,未经南京大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710189440.X/,转载请声明来源钻瓜专利网。
- 上一篇:一种能够同时加入多种添加剂的物料搅拌装置
- 下一篇:一种智能调配农药设备