[发明专利]系统运行中数据流的安全检测和容错方法有效
申请号: | 201710085308.4 | 申请日: | 2017-02-16 |
公开(公告)号: | CN106803036B | 公开(公告)日: | 2021-03-30 |
发明(设计)人: | 张景 | 申请(专利权)人: | 中云信安(深圳)科技有限公司 |
主分类号: | G06F21/55 | 分类号: | G06F21/55;G06F11/10;G06F3/06 |
代理公司: | 深圳市凯达知识产权事务所 44256 | 代理人: | 王琦 |
地址: | 518000 广东省深圳市南山区粤海街道滨海社区*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种系统运行中数据流的安全检测和容错方法,所述方法通过CPU执行系统指令,通过DMA完成系统中数据的搬运,并通过CPU总线和DMA总线与外设和存储器进行交互,FLASH分成两个组成部分,一个是存储原始指令流的PFLASH,另一个是存储原始数据流的DFLASH;所述RAM分为程序RAM和数据RAM,分别实现对指令流和数据流的分级管理;所述PFLASH、DFLASH、PRAM和DRAM均设有保护,在CPU运行程序时,将数据以块为单位传输到DRAM,CPU从DRAM中取数执行。 | ||
搜索关键词: | 系统 运行 数据流 安全 检测 容错 方法 | ||
【主权项】:
一种系统运行中数据流的安全检测和容错方法,所述方法通过CPU执行系统指令,通过DMA完成系统中数据的搬运,并通过CPU总线和DMA总线与外设和存储器进行交互,其特征在于FLASH分成两个组成部分,一个是存储原始指令流的PFLASH,另一个是存储原始数据流的DFLASH;所述RAM分为程序RAM和数据RAM,分别实现对指令流和数据流的分级管理;所述PFLASH、DFLASH、PRAM和DRAM均设有保护,在CPU运行程序时,将数据以块为单位传输到DRAM,CPU从DRAM中取数执行。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中云信安(深圳)科技有限公司,未经中云信安(深圳)科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710085308.4/,转载请声明来源钻瓜专利网。
- 上一篇:使用话音验证的装置存取
- 下一篇:病毒特征码处理方法及装置