[发明专利]一种GOA电路及液晶显示器有效
申请号: | 201710026577.3 | 申请日: | 2017-01-14 |
公开(公告)号: | CN106548759B | 公开(公告)日: | 2018-09-18 |
发明(设计)人: | 杜鹏 | 申请(专利权)人: | 深圳市华星光电技术有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36 |
代理公司: | 深圳市威世博知识产权代理事务所(普通合伙) 44280 | 代理人: | 钟子敏 |
地址: | 518006 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种GOA电路及液晶显示器。该GOA电路包括级联的多个GOA单元和多个下拉维持电路,其中,级联的多个GOA单元用于在多个时钟信号的控制下分别输出第一电平信号的栅极驱动信号以对显示区域中对应的水平扫描线进行充电;每一个下拉维持电路对应至少两个GOA单元,每一个下拉维持电路用于维持对应的至少两个GOA单元在非作用期间输出的栅极驱动信号为第二电平信号。通过上述方式,本发明可以减少下拉维持电路的数量,进而可以减少GOA电路布线区的宽度以满足液晶显示器窄边框设计的需求。 | ||
搜索关键词: | 一种 goa 电路 液晶显示器 | ||
【主权项】:
1.一种GOA电路,用于液晶显示器,其特征在于,所述GOA电路包括级联的多个GOA单元,其中,级联的多个所述GOA单元用于在多个时钟信号的控制下分别输出第一电平信号的栅极驱动信号以对显示区域中对应的水平扫描线进行充电;所述GOA电路进一步包括多个下拉维持电路,其中,每一个所述下拉维持电路对应至少两个所述GOA单元,每一个所述下拉维持电路用于维持对应的至少两个所述GOA单元在非作用期间输出的所述栅极驱动信号为第二电平信号;其中,当多个时钟信号的数量为N时,每一个或每两个所述下拉维持电路对应N/2个所述GOA单元;其中,所述下拉维持电路包括输入模块和输出模块;所述输入模块包括第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管、第七晶体管、第八晶体管、第九晶体管、第十晶体管和第一电容,其中,所述第一晶体管的栅极、源极与所述第二晶体管的源极相连后与第一输入信号连接,所述第一晶体管的漏极分别与所述第三晶体管的源极、所述第四晶体管的栅极连接,所述第二晶体管的栅极分别与所述第三晶体管的栅极、所述第五晶体管的源极和栅极连接,所述第二晶体管的漏极与所述第四晶体管的源极连接,所述第五晶体管的漏极分别与所述第六晶体管的漏极、所述第七晶体管的源极、所述第一电容的一端、所述第九晶体管的栅极连接,所述第六晶体管的栅极和源极相连后与第二输入信号连接,所述第七晶体管的栅极、所述第十晶体管的栅极与复位信号连接,所述第八晶体管的栅极和源极连接后与第三输入信号连接,所述第八晶体管的漏极与所述第九晶体管的源极连接,所述第九晶体管的漏极分别与所述第一电容的另一端和所述第十晶体管的源极连接,所述第三晶体管、所述第四晶体管、所述第七晶体管、所述第十晶体管的漏极连接后与第四输入信号连接;所述输出模块包括多个晶体管,所述多个晶体管的数量等于所述多个时钟信号的数量N,所述多个晶体管的栅极彼此连接后与所述输入模块中的所述第九晶体管的漏极连接,所述多个晶体管的漏极彼此连接后与所述第四输入信号连接,所述多个晶体管的源极分别与对应的N/2个所述GOA单元的公共信号点和栅极驱动信号连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市华星光电技术有限公司,未经深圳市华星光电技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710026577.3/,转载请声明来源钻瓜专利网。
- 上一篇:CMOS GOA电路
- 下一篇:一种伽马电压产生电路及控制方法、源极驱动器