[发明专利]一种基于量化时延法提高FID信号测频精度的方法及电路有效
申请号: | 201710002829.9 | 申请日: | 2017-01-03 |
公开(公告)号: | CN106646282B | 公开(公告)日: | 2023-05-26 |
发明(设计)人: | 葛健;董浩斌;邱香域;刘欢;罗望;李晗 | 申请(专利权)人: | 中国地质大学(武汉) |
主分类号: | G01R33/02 | 分类号: | G01R33/02;G01V3/40 |
代理公司: | 武汉知产时代知识产权代理有限公司 42238 | 代理人: | 曹雄;郝明琴 |
地址: | 430074 湖*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提出了一种基于量化时延法提高FID信号测频精度的方法,测频方法利用等精度测频的原理,采取“粗测+细测”精密测量的方式,“细测”的方式利用量化时延法对标准时钟边沿与待测信号边沿的不同步进行了时间补偿,所述量化延时法采用数字时间内插的方法,克服了模拟内插器硬件复杂的缺陷,测频模块中的各个子系统集成于FPGA中,使得电路易于实现且可靠性高,并且测频的分辨率取决于单位延时单元的延时量,极大程度上提高了磁力仪的测频精度,还可以在既定目标基础上选用相应的器件,降低了改造成本。本发明还包括一种基于量化时延法提高FID信号测频精度的电路。 | ||
搜索关键词: | 一种 基于 量化 时延法 提高 fid 信号 精度 方法 电路 | ||
【主权项】:
一种基于量化时延法提高FID信号测频精度的电路,其特征在于,包括动态核极化弱磁传感器、高频振荡电路、信号调理电路、滞回比较器、晶振电路、FPGA数字测频模块、控制器和存储单元,所述动态核极化弱磁传感器的输入端连接高频振荡电路,所述高频振荡电路激励动态核极化弱磁传感器产生FID信号,所述动态核极化弱磁传感器的输出端连接信号调理电路,所述信号调理电路连接滞回比较器,所述信号调理电路调理动态核极化弱磁传感器输出的FID信号,并将调理后的FID信号输入滞回比较器,所述滞回比较器和晶振电路的输出端均连接FPGA数字测频模块,所述晶振电路输出时基信号,所述滞回比较器输出待测信号,所述FPGA数字测频模块连接控制器,所述控制器连接存储单元,所述FPGA数字测频模块对时基信号和待测信号进行处理,所述控制器读取FPGA数字测频模块的处理结果,并计算FID信号的频率,所述存储单元存储计算结果。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国地质大学(武汉),未经中国地质大学(武汉)许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710002829.9/,转载请声明来源钻瓜专利网。
- 上一篇:一种电子仓的磁场测量装置
- 下一篇:一种高盐废水零排放处理系统