[实用新型]银行现金物流系统用RFID高速采集通道门系统有效
申请号: | 201621027169.7 | 申请日: | 2016-08-31 |
公开(公告)号: | CN206370084U | 公开(公告)日: | 2017-08-01 |
发明(设计)人: | 夏予柱;朱小星;胡入幻;蒋辉 | 申请(专利权)人: | 四川金投金融电子服务股份有限公司 |
主分类号: | G06K17/00 | 分类号: | G06K17/00 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 610000 *** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型公开了一种银行现金物流系统用RFID高速采集通道门系统,包括远端服务器,还包括与远端服务器通过无线网络相连接的子控制器,与子控制器相连接的RFID通道门;所述RFID通道门由RFID通道门主体,以及设置在RFID通道门主体上的RFID读卡器和信号处理电路组成;其中,RFID读卡器的信号输出端与子控制器相连接,RFID读卡器与信号处理电路相连接。本实用新型提供一种银行现金物流系统用RFID高速采集通道门系统,提高了RFID通道门对感应芯片的编码信息的采集效果,降低了后续的处理难度,进而提高了编码信息的采集准确性与辨识率,从而达到了高速采集的效果。 | ||
搜索关键词: | 银行 现金 物流 系统 rfid 高速 采集 通道 | ||
【主权项】:
银行现金物流系统用RFID高速采集通道门系统,包括远端服务器,其特征在于:还包括与远端服务器通过无线网络相连接的子控制器,与子控制器相连接的RFID通道门;所述RFID通道门由RFID通道门主体,以及设置在RFID通道门主体上的RFID读卡器和信号处理电路组成;其中,RFID读卡器的信号输出端与子控制器相连接,RFID读卡器与信号处理电路相连接;所述信号处理电路由三极管VT1,运算放大器P1,运算放大器P2,负极与三极管VT1的集电极相连接的电容C1,串接在三极管VT1的集电极和发射极之间的电阻R2,一端经电阻R3后与三极管VT1的发射极相连接、另一端与运算放大器P1的正输入端相连接、滑动端经电阻R4后与三极管VT1的基极相连接的滑动变阻器RP1,正极与电阻R3和滑动变阻器RP1的连接点相连接、负极与运算放大器P1的负输入端相连接的电容C3,正极经电阻R5后与电容C3的正极相连接、负极与运算放大器P1的输出端相连接的电容C4,负极与电容C4的正极相连接、正极经电阻R1后与三极管VT1的集电极相连接的电容C2,串接在运算放大器P1的负输入端和输出端之间的电阻R8,正极与电容C4的负极相连接、负极经电阻R10后与电容C2的正极相连接的电容C6,一端与运算放大器P1的输出端相连接、另一端与运算放大器P2的正输入端相连接的电阻R9,一端与电容C6的负极相连接、另一端与运算放大器P2的正输入端相连接的电阻R11,正极与运算放大器P1的输出端相连接、负极接地的电容C5,一端与电容C5的负极相连接、另一端与运算放大器P1的正输入端相连接的电阻R6,一端与电容C5的负极相连接、另一端与运算放大器P2的负输入端相连接的电阻R7,正极与运算放大器P2的负输入端相连接、负极与运算放大器P2的输出端相连接的电容C7,以及与电容C7并联设置的电阻R12组成;其中,电容C1的正极作为该信号处理电路的信号输入端且与RFID读卡器相连接,运算放大器P2的输出端作为该信号处理电路的信号输出端且与子控制器的信号输入端相连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于四川金投金融电子服务股份有限公司,未经四川金投金融电子服务股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201621027169.7/,转载请声明来源钻瓜专利网。