[发明专利]基于DSP和FPGA的总线故障注入系统有效

专利信息
申请号: 201611260831.8 申请日: 2016-12-30
公开(公告)号: CN106776188B 公开(公告)日: 2020-07-31
发明(设计)人: 李旭;秦华旺;田杰;笪力;李宝;徐杨 申请(专利权)人: 南京理工大学
主分类号: G06F11/22 分类号: G06F11/22;G06F11/263
代理公司: 南京理工大学专利中心 32203 代理人: 陈鹏;朱显国
地址: 210094 *** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种基于DSP和FPGA的总线故障注入系统,包括DSP主处理器、FPGA、上位机、以太网接口模块、DA模块、RS422接口模块、RS485接口模块、继电器网络、电阻网络和存储模块;通过串接在总线系统中来进行所需故障模式配置,RS422/RS485接口模块用来接收总线上的串行信号,由FPGA转换成并行信号,经过DSP处理后,通过FPGA控制DA模块和继电器网络输出注入故障后的信号。本发明采用硬件故障注入,可以实现物理层、电气层、协议层次故障注入功能,更真实的模拟硬件在实际运行过程中发生的故障,在总线设备正常通信中实时加入各种故障。
搜索关键词: 基于 dsp fpga 总线 故障 注入 系统
【主权项】:
一种基于DSP和FPGA的总线故障注入系统,其特征在于:包括DSP主处理器、FPGA、上位机、以太网接口模块、DA模块、RS422接口模块、RS485接口模块、继电器网络、电阻网络和存储模块;所述RS422接口模块和RS485接口模块设置在串口总线和FPGA之间,用于接收串口总线上的数据,并发送给FPGA;所述FPGA通过数据总线、地址总线与DSP主处理器相连,将接收的数据发送给DSP主处理器;所述DSP主处理器通过以太网接口模块与上位机连接,接收上位机发送的故障指令,根据对应的故障指令对接收的数据进行故障注入,生成故障注入后的数据;所述FPGA通过DA模块与设备端连接,DA模块用于将故障注入后的数据转换为模拟量输出;所述继电器网络和电阻网络设置在DA模块与设备端之间,通过FPGA控制继电器断开和连接,所述电阻网络用于模拟串行阻抗或并行阻抗。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京理工大学,未经南京理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201611260831.8/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top