[发明专利]一种低复杂度的LTE下行帧同步方法有效
申请号: | 201611074716.1 | 申请日: | 2016-11-29 |
公开(公告)号: | CN106534031B | 公开(公告)日: | 2019-11-12 |
发明(设计)人: | 张祖凡;刘轩;何维 | 申请(专利权)人: | 重庆邮电大学 |
主分类号: | H04L27/26 | 分类号: | H04L27/26;H04W56/00 |
代理公司: | 重庆市恒信知识产权代理有限公司 50102 | 代理人: | 刘小红;李金蓉 |
地址: | 400065 重*** | 国省代码: | 重庆;50 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明请求保护一种低复杂度的LTE下行帧同步方法,属于移动通信技术领域,涉及LTE同步技术。为降低复杂度,实现快速有效的帧同步,本发明对接收信号进行降采样处理,对本地三组主同步信号相叠加,利用主同步信号采用部分相关的方法完成粗定时,结合粗定时点采用粗定时相同的方法获取主同步信号的位置,并完成半帧同步和获取扇区标识;根据主同步信号所在的符号判定循环前缀类型,并进一步获悉辅同步信号所在符号;分别检测前后两组辅同步信号获取帧同步和小区标识。本发明采用降采样、主同步信号相叠加和异或降低了帧同步的实现复杂度。 | ||
搜索关键词: | 一种 复杂度 lte 下行 同步 方法 | ||
【主权项】:
1.一种低复杂度的LTE下行帧同步方法,其特征在于,包括以下步骤:A、接收端对接收信号r进行降采样得到降采样信号
同时,将本地生成的三组主同步信号相加得到本地叠加主同步信号,
spss(k)表示本地三组主同步信号相叠加的信号,
分别表示根序列值为25、29和34的主同步信号;B、粗定时模块利用降采样信号
和本地叠加主同步信号进行部分相关运算,获得相关值,根据相关值与降采样倍数获取粗定时点;C、细定时模块结合接收信号r和粗定时点,在粗定时点前后开窗,利用部分相关方法计算相关值,确定细定时点,并结合粗定时点和细定时点确定主同步信号定时位置;D、循环前缀检测模块根据步骤C获得的主同步信号定时位置进行循环前缀类型的判定;E、辅同步信号检测模块利用主同步信号定时位置和循环前缀类型得到辅同步信号位置,进行辅同步信号检测完成帧同步并获得小区标识。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于重庆邮电大学,未经重庆邮电大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201611074716.1/,转载请声明来源钻瓜专利网。
- 上一篇:基于增强现实技术进行运动的方法及装置
- 下一篇:一种终端应用的控制方法及装置