[发明专利]一种雷达导引头信号处理器FPGA的功能验证方法在审
申请号: | 201611071034.5 | 申请日: | 2016-11-29 |
公开(公告)号: | CN106776163A | 公开(公告)日: | 2017-05-31 |
发明(设计)人: | 马瑞;吴迪;薛安翔;魏政;张都川;万红进;王乐 | 申请(专利权)人: | 西安电子工程研究所 |
主分类号: | G06F11/22 | 分类号: | G06F11/22 |
代理公司: | 西北工业大学专利中心61204 | 代理人: | 刘新琼 |
地址: | 710100 *** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种雷达导引头信号处理器FPGA测试方法,用于对FPGA的功能进行长时间连续的观测,实现对信号处理器FPGA功能,特别是设计稳健性的自动化检测,从而充分验证FPGA的功能。本发明依靠计算机上的观测界面软件和DSP的数据处理软件来进行。对于DSP的数据处理软件,主要实现它的接收数据、处理数据(剔除无效数,查找帧头,计算校验和)、转发数据等功能,利用DSP开发工具CCS进行代码编写,并烧写进DSP中便可实现。对于观测界面,主要实现它的发送数据、接收数据、显示记录等功能,利用VC++6.0开发工具基于MFC进行界面的代码编写。观测界面软件和DSP的数据处理软件组成了本发明测试软件。该方法只需要通过观测界面就能够直观的观察到FPGA的工作状态,操作简单易行。 | ||
搜索关键词: | 一种 雷达 导引 信号 处理器 fpga 功能 验证 方法 | ||
【主权项】:
一种雷达导引头信号处理器FPGA的功能验证方法,其特征在于步骤如下:步骤1:DSP首先发送一组数据,经过FPGA,观测界面收到该组数据后被触发,开始发送固定数据,并且记发送数据1次;所述的固定数据由十六进制表示,每组数据为一个固定长度的数组,该数组头两位均为帧头,最后一位为校验和,中间为数据位,数据位的每位相同,校验和由数据位上数据累加后取低八位得到;步骤2:观测界面发出一组数据后,经由计算机串口发送到FPGA,FPGA再将该组数据发送给DSP;步骤3:DSP收到FPGA发送来的一组数据,所述的数据包括由FPGA产生的无效数、帧头、数据位和校验和;剔除无效数,查找帧头,计算校验和并判断校验和是否正确:若校验和正确,则将数据转发给FPGA;若校验和错误,则认为接收到的数据错误,转发一组特定的数给FPGA;步骤4:FPGA接收到由DSP转发来的一组数据,再将该组数据经由串口发送给观测界面;步骤5:观测界面收到来自FPGA的一组数据,查找帧头,计算校验和,若校验和计算正确,则观测界面记接收数据正确1次;若校验和计算不正确,则观测界面记接收数据错误1次,若接收到一组特定数,则观测界面记接收数据错误1次,同时观测界面将记录正确或错误的次数显示出来;步骤6:观测界面收到数据后,再发送一组固定数据,回到步骤1,如此循环往复。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安电子工程研究所,未经西安电子工程研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201611071034.5/,转载请声明来源钻瓜专利网。