[发明专利]一种抗单粒子翻转的星载数据处理系统及方法有效

专利信息
申请号: 201611052850.1 申请日: 2016-11-24
公开(公告)号: CN106557346B 公开(公告)日: 2019-09-24
发明(设计)人: 安军社;周莉;薛长斌;谭羽茵;郝澄 申请(专利权)人: 中国科学院国家空间科学中心
主分类号: G06F9/445 分类号: G06F9/445;G06F11/10
代理公司: 北京方安思达知识产权代理有限公司 11472 代理人: 王宇杨;陈琳琳
地址: 100190 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种抗单粒子翻转的星载数据处理系统,所述系统包括:CPU、FLASH FPGA、SDRAM、第一NOR FLASH、SRAM FPGA、NAND FLASH,所述CPU的数据、地址和控制总线连接FLASH FPGA和SDRAM,所述FLASH FPGA连接第一NOR FLASH、SRAM FPGA和NAND FLASH;所述CPU的EMI模块具有ECC编解码功能;所述FLASH FPGA用于CPU软件的引导、SRAM FPGA配置和刷新、NAND FLASH的控制,FLASH FPGA所有逻辑均进行三模冗余设计;所述SDRAM用于CPU软件运行,存储的数据经过ECC编码实现“纠一检二”的容错;所述第一NOR FLASH用于存储CPU的启动程序、CPU的应用程序和SRAM FPGA的配置程序。本发明的系统具有可靠性高、在轨可更新、成本低、存储容量大的优点,能够实现抗单粒子翻转。
搜索关键词: 一种 粒子 翻转 数据处理系统 方法
【主权项】:
1.一种抗单粒子翻转的星载数据处理系统,所述系统包括:CPU、FLASH FPGA、SDRAM、第一NOR FLASH、SRAM FPGA和NAND FLASH,其特征在于,所述CPU的数据、地址和控制总线连接FLASH FPGA和SDRAM,所述FLASH FPGA连接第一NOR FLASH、SRAM FPGA和NAND FLASH;所述CPU的EMI模块具有ECC编解码功能;所述FLASH FPGA用于CPU软件的引导、SRAM FPGA配置和刷新、NAND FLASH的控制,FLASH FPGA所有逻辑均进行三模冗余设计;所述SDRAM用于CPU软件运行,存储的数据经过ECC编码实现“纠一检二”的容错;所述第一NOR FLASH用于存储CPU的启动程序、CPU的应用程序和SRAM FPGA的配置程序;所述NAND FLASH用于存储应用数据。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院国家空间科学中心,未经中国科学院国家空间科学中心许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201611052850.1/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top