[发明专利]一种基于数字信道化的多通道雷达信号采集装置有效

专利信息
申请号: 201611009563.2 申请日: 2016-11-17
公开(公告)号: CN106383338B 公开(公告)日: 2019-04-09
发明(设计)人: 李立功;何鹏;郝绍杰;赵新明;韩俊辉;王国栋 申请(专利权)人: 中国电子科技集团公司第四十一研究所
主分类号: G01S7/28 分类号: G01S7/28
代理公司: 青岛智地领创专利代理有限公司 37252 代理人: 肖峰
地址: 266555 山东省*** 国省代码: 山东;37
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种基于数字信道化的多通道雷达信号采集装置,涉及雷达信号采集技术领域。其弥补了现有雷达信号采集装置不具备多通道同步数字信道化采集功能的不足。该基于数字信道化技术的多通道雷达信号采集装置,包括第一FPGA、第二FPGA、第三FPGA、9路模数转换器和多路时钟发生器,9路模数转换器平均分布于第一FPGA、第二FPGA和第三FPGA的输入端,第一FPGA、第二FPGA和第三FPGA上总共设计有9条信道化采集通道,第一FPGA为主处理芯片,第二FPGA和第三FPGA为从处理芯片,第一FPGA通过差分总线及GPIO信号为第二FPGA和第三FPGA提供同步采集信号,可实现9路800MHz瞬时带宽的雷达中频信号的同步数字信道化采集,信道化处理的结果通过高速串行总线输出,便于后续信号处理。
搜索关键词: 一种 基于 数字 信道 通道 雷达 信号 采集 装置
【主权项】:
1.一种基于数字信道化的多通道雷达信号采集装置,其特征在于,包括第一FPGA、第二FPGA、第三FPGA、9路模数转换器和多路时钟发生器,9路模数转换器平均分布于第一FPGA、第二FPGA和第三FPGA的输入端,第一FPGA、第二FPGA和第三FPGA上总共设计有9条信道化采集通道,第一FPGA为主处理芯片,第二FPGA和第三FPGA为从处理芯片,第一FPGA通过差分总线及GPIO信号为第二FPGA和第三FPGA提供同步采集信号;所述9条采集通道中包括1条主采集通道和8条从采集通道,第一FPGA、第二FPGA和第三FPGA中均设计有3条采集通道,第一FPGA、第二FPGA和第三FPGA上分别连接有3路模数转换器,所述主采集通道位于第一FPGA内;所述第一FPGA、第二FPGA和第三FPGA对输入信号进行数字信道化处理,第一FPGA还包括对系统时钟的配置,对主采集通道的信道化检测并为从采集通道提供同步信号;9路模拟中频信号输入该装置,经信号调理电路后送入模数转换器转换为数字中频信号,9路数字中频信号在FPGA中并行完成64道信道化处理,选择1路信号进入主采集通道,并对其信道化处理后的基带信号进行信道检测,提取雷达脉冲的脉宽、到达时间和载频参数,其余8路信号分别进入从采集通道,主采集通道为其余8条从采集通道提供信道化同步信号,用于实现9条采集通道的信道化同步,经信道化检测后的9路有效雷达脉冲信号,分别存储在第一FPGA、第二FPGA和第三FPGA的FIFO中,检测到脉冲上升沿时开始存储,检测到脉冲下降沿或者存储空间满后停止存储,然后将本次采集的脉冲信号输出,此后继续下一个雷达脉冲的检测。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第四十一研究所,未经中国电子科技集团公司第四十一研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201611009563.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top