[发明专利]一种新型低成本高精度数字频率计在审
申请号: | 201610629578.2 | 申请日: | 2016-08-03 |
公开(公告)号: | CN106093568A | 公开(公告)日: | 2016-11-09 |
发明(设计)人: | 付明;王丽芳 | 申请(专利权)人: | 安徽财经大学 |
主分类号: | G01R23/10 | 分类号: | G01R23/10 |
代理公司: | 北京国智京通知识产权代理有限公司 11501 | 代理人: | 孙文彬 |
地址: | 233000 *** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种新型低成本高精度数字频率计,它涉及数字频率计技术领域。它是基于FPGA的数字频率计,前端信号输入调理采用宽带放大器AD8099对微弱信号进行放大,经过高速比较器TLV3501整形后变成大小,波形都适合FPGA直接处理的信号;STM32单片机与FPGA之间依照时序的变化传送控制、状态,数据信息,CPU从FPGA读取计数值,根据按键选择模块的设定,确定要测量的信号参数类型,再经过进一步运算处理,输出到OLED显示。本发明有益效果为:它测量频率的方法采用等精度测量法,相比直接测频法和测周法其精度更高,测量范围更广,能够满足1Hz到100MHz频率范围的要求,精度也高于0.01%,整个系统实时性好、灵活性高、功耗小、成本低。 | ||
搜索关键词: | 一种 新型 低成本 高精度 数字频率计 | ||
【主权项】:
一种新型低成本高精度数字频率计,其特征在于包括信号整形模块、信号参数测量模块、单片机控制及显示模块;所述的信号参数测量模块又可细分为频率/周期测量、时间间隔测量、占空比测量模块;所述信号整形模块采用AD8099同比例放大电路、迟滞比较器、输入输出阻抗匹配;所述频率/周期测量模块采用等精度测量方法,两组计数器在相同的时间门限内同时计数,当闸门信号有效且待测信号的上升沿到来时开始计数,当闸门门限的下降沿到来,只有在待测信号的一个周期结束时两组计数器才停止计数;所述单片机控制及显示模块采用STM32单片机,32位Cortex‑M3CPU,显示模块采用OLED。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于安徽财经大学,未经安徽财经大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610629578.2/,转载请声明来源钻瓜专利网。
- 上一篇:洗涤单元及转向双排电池生产流水线
- 下一篇:一种信息认证的方法及服务器