[发明专利]一种CMOS图像传感器数据信号的实时解串处理方法有效

专利信息
申请号: 201610388862.5 申请日: 2016-06-02
公开(公告)号: CN106060432B 公开(公告)日: 2018-11-23
发明(设计)人: 严明;杨少华;李刚;郭明安;李斌康 申请(专利权)人: 西北核技术研究所
主分类号: H04N5/374 分类号: H04N5/374;H04N5/3745
代理公司: 西安智邦专利商标代理有限公司 61211 代理人: 胡乐
地址: 71002*** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种CMOS图像传感器数据信号的实时解串处理方法。本发明提出一种新的CMOS图像传感器数据信号实时处理方法,取代传统方案状态机的循环搜索查找,实现了高速串行源同步信号的实时解码处理。该CMOS图像传感器数据信号实时处理方法,基于线性时间逻辑电路,利用CMOS图像传感器输出的位时钟DCLK对双数据速率的串行数据流进行双沿锁存,保证锁存时钟与数据信号的相对相位;利用位时钟DCLK生成相位相同的半帧时钟DCLK1和帧时钟DCLK2,保证了不同频时钟域之间的相位差较小,有利于跨时钟域信号的稳定传输;利用连续两次锁存技术,实现从高频时钟域向较低频率时钟域的有效数据传递,从而最终实现传感器数据处理的高实时性。
搜索关键词: 一种 cmos 图像传感器 数据 信号 实时 处理 方法
【主权项】:
1.一种CMOS图像传感器数据信号的实时解串处理方法,其特征在于:采用时间上具有线性序列关系的逻辑电路,包括如下执行步骤:1]利用输入的位时钟信号,生成与之相位相同的三个时钟分频信号:同频时钟信号DCLK、半帧时钟信号DCLK1和帧时钟信号DCLK2;2]利用同频时钟信号DCLK的上升沿和下降沿,对输入数据和帧标识分别进行双沿锁存,保证锁存时钟与数据信号的相对相位;3]利用半帧时钟信号DCLK1,对同频时钟信号DCLK锁存后的数据和帧标识分别以两倍帧频率进行连续两次锁存,锁存长度等于帧长度;4]利用帧时钟信号DCLK2,对半帧时钟信号DCLK1锁存的数据和帧标识分别以帧频率进行连续两次锁存,锁存长度为帧长度的两倍;5]在两个帧标识长度内确定出帧边界;6]根据确定的帧边界,在帧时钟信号DCLK2锁存的两帧数据中拆分得到一帧数据;7]利用帧时钟信号DCLK2对步骤6]选择输出的数据和帧标识进行锁存输出,每个时钟周期对应一个新的数据桢。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西北核技术研究所,未经西北核技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201610388862.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top