[发明专利]用于驱动低电压差分信号驱动电路的预驱动器有效
申请号: | 201610319424.3 | 申请日: | 2016-05-13 |
公开(公告)号: | CN105763184B | 公开(公告)日: | 2019-05-14 |
发明(设计)人: | 李永胜 | 申请(专利权)人: | 上海兆芯集成电路有限公司 |
主分类号: | H03K19/0175 | 分类号: | H03K19/0175 |
代理公司: | 北京林达刘知识产权代理事务所(普通合伙) 11277 | 代理人: | 刘新宇 |
地址: | 201203 上海市浦东新*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种用于驱动低电压差分信号驱动电路的预驱动器,预驱动器包括一第一反相器、一高通滤波器以及一第二反相器。该第一反相器的一输入端耦接至该预驱动器的一输入节点,该而第一反相器的一输出端耦接至一第一节点。高通滤波器耦接于该第一节点和一第二节点之间。该第二反相器的一输入端耦接至该第二节点,而该第二反相器的一输出端耦接至该预驱动器的一输出节点。该高通滤波器用于改善该预驱动器的高频频率响应。本发明可使得低电压差分信号驱动电路于其差分输出节点处产生更陡峭的输出切换边缘,且不易受到电源供应噪声的干扰。 | ||
搜索关键词: | 用于 驱动 电压 信号 电路 驱动器 | ||
【主权项】:
1.一种预驱动器,其特征在于,根据数据信号和反相数据信号来驱动低电压差分信号驱动电路,该预驱动器包括第一预驱动器电路和第二预驱动器电路,该第一预驱动器电路和该第二预驱动器电路均包括:第一反相器,具有输入端和输出端,其中该第一反相器的该输入端耦接至该第一预驱动器电路或该第二预驱动器电路的输入节点,该第一反相器的该输出端耦接至第一节点,其中该第一预驱动器电路的该输入节点耦接至该数据信号,该第二预驱动器电路的该输入节点耦接至该反相数据信号;以及第二反相器,包括高通滤波器,其中该高通滤波器用于改善该预驱动器的高频频率响应,该第二反相器具有输入端和输出端,其中该第二反相器的该输入端耦接至该第一节点,该第二反相器的该输出端耦接至该第一预驱动器电路或该第二预驱动器电路的输出节点;其中,该第一反相器为包括CMOS晶体管的CMOS反相器,该第二反相器包括:下拉晶体管,具有控制端、第一端以及第二端,其中该下拉晶体管的该控制端耦接至第二节点,该下拉晶体管的该第一端耦接至接地电位,而该下拉晶体管的该第二端耦接至该第一预驱动器电路或该第二预驱动器电路的该输出节点;以及上拉晶体管,具有控制端、第一端以及第二端,其中该上拉晶体管的该控制端耦接至第三节点,该上拉晶体管的该第一端耦接至供应电位,而该上拉晶体管的该第二端耦接至该第一预驱动器电路或该第二预驱动器电路的该输出节点,其中,该第二反相器的该下拉晶体管和该上拉晶体管的宽高比大于该第一反相器的CMOS晶体管的宽高比,其中,该低电压差分信号驱动电路包括:第一晶体管,具有控制端、第一端以及第二端,其中该第一晶体管的该控制端耦接至该第一预驱动器电路的该输出节点,该第一晶体管的该第一端耦接至该供应电位,而该第一晶体管的该第二端耦接至正输出节点;第二晶体管,具有控制端、第一端以及第二端,其中该第二晶体管的该控制端耦接至该第二预驱动器电路的该输出节点,该第二晶体管的该第一端耦接至该供应电位,而该第二晶体管的该第二端耦接至负输出节点;第三晶体管,具有控制端、第一端以及第二端,其中该第三晶体管的该控制端耦接至该第一预驱动器电路的该输出节点,该第三晶体管的该第一端耦接至接地电位,而该第三晶体管的该第二端耦接至该正输出节点;以及第四晶体管,具有控制端、第一端以及第二端,其中该第四晶体管的该控制端耦接至该第二预驱动器电路的该输出节点,该第四晶体管的该第一端耦接至该接地电位,而该第四晶体管的该第二端耦接至该负输出节点。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海兆芯集成电路有限公司,未经上海兆芯集成电路有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610319424.3/,转载请声明来源钻瓜专利网。