[发明专利]一种移位寄存器、其驱动方法及栅极驱动电路有效
申请号: | 201610006958.0 | 申请日: | 2016-01-05 |
公开(公告)号: | CN105427825B | 公开(公告)日: | 2018-02-16 |
发明(设计)人: | 胡理科;青海刚 | 申请(专利权)人: | 京东方科技集团股份有限公司;成都京东方光电科技有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36 |
代理公司: | 北京同达信恒知识产权代理有限公司11291 | 代理人: | 黄志华 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种移位寄存器、其驱动方法及栅极驱动电路,第一输入单元在第一时钟信号端和第一输入信号端的控制下控制第一节点;第二输入单元在第三时钟信号端和第二输入信号端的控制下控制第一节点;驱动控制单元控制第一节点与第二节点的电位;第一输出单元在第一节点的控制下控制扫描信号输出端;第二输出单元在第二节点、第一时钟信号端或第三时钟信号端的控制下控制扫描信号输出端。由于第一输入单元与第二输入单元为对称设计,可以通过输入信号端与时钟信号端的信号的时序匹配实现功能互换,因此本发明实施例提供的上述移位寄存器可以实现双向扫描。与现有技术相比不需要设置单独的扫描方向的控制信号,因此有利于窄边框的设计。 | ||
搜索关键词: | 一种 移位寄存器 驱动 方法 栅极 电路 | ||
【主权项】:
一种移位寄存器,其特征在于,包括:第一输入单元、第二输入单元、驱动控制单元、第一输出单元和第二输出单元;其中,所述第一输入单元的第一端与第一输入信号端相连,第二端与第一时钟信号端相连,第三端与第一节点相连;所述第一输入单元用于在所述第一时钟信号端的控制下将所述第一输入信号端的信号提供给所述第一节点;所述第二输入单元的第一端与第二输入信号端相连,第二端与第三时钟信号端相连,第三端与第一节点相连;所述第二输入单元用于在所述第三时钟信号端的控制下将所述第二输入信号端的信号提供给所述第一节点;所述驱动控制单元的第一端与所述第一节点相连,第二端与第二节点相连,第三端与参考信号端相连,第四端与第二时钟信号端相连;所述驱动控制单元用于在所述第一节点的控制下将所述参考信号端的信号提供给所述第二节点,在所述第二节点的控制下将所述参考信号端的信号提供给所述第一节点,以及在所述第二节点处于浮接状态时保持所述第二时钟信号端与所述第二节点之间的电压差稳定;所述第一输出单元的第一端与所述第一节点相连,第二端与所述第二时钟信号端相连,第三端与所述移位寄存器的扫描信号输出端相连;所述第一输出单元用于在所述第一节点处于浮接状态时保持所述第一节点与所述扫描信号输出端之间的电压差稳定,以及在所述第一节点的控制下将所述第二时钟信号端的信号提供给所述扫描信号输出端;所述第二输出单元的第一端与所述第二节点相连,第二端与所述第一时钟信号端相连,第三端与所述第三时钟信号端相连,第四端与所述参考信号端相连,第五端与所述扫描信号输出端相连;所述第二输出单元用于在所述第二节点、所述第一时钟信号端或所述第三时钟信号端的控制下将所述参考信号端的信号提供给所述扫描信号输出端;所述驱动控制单元包括:第七开关晶体管和第八开关晶体管;其中,所述第七开关晶体管的栅极与所述第一节点相连,源极与所述参考信号端相连,漏极与所述第二节点相连;所述第八开关晶体管的栅极与所述第二节点相连,源极与所述参考信号端相连,漏极与所述第一节点相连。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司;成都京东方光电科技有限公司,未经京东方科技集团股份有限公司;成都京东方光电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610006958.0/,转载请声明来源钻瓜专利网。