[实用新型]一种雷达回波信号接收系统有效
| 申请号: | 201520043821.3 | 申请日: | 2015-01-21 |
| 公开(公告)号: | CN204331024U | 公开(公告)日: | 2015-05-13 |
| 发明(设计)人: | 宋强;刘凌霞 | 申请(专利权)人: | 宋强 |
| 主分类号: | G01S7/292 | 分类号: | G01S7/292 |
| 代理公司: | 无 | 代理人: | 无 |
| 地址: | 455000 河南省安阳市高新*** | 国省代码: | 河南;41 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本实用新型涉及一种通信系统,更具体地说涉及一种雷达回波信号接收系统,主要完成中频信号的接收,既可以对两路信号同步接收,也可以对一路信号进行采集,从而优化了系统资源的利用。触发器与缓冲器相连,用于接收上升沿触发信号后输出脉冲信号给FPGA。缓冲器作为输入信号的暂存区。FPGA可完成整个系统的逻辑控制。信号调理电路与A/D转换模块相连,外部信号经信号调理电路处理后,将信号控制在A/D转换模块可以处理的范围内。总线控制芯片作为桥接芯片,在PCI总线和本地总线之间传输数据。利用CPCI总线可以完成采集控制命令的下发和采集数据上传的功能。通过通道选择,利用CPCI总线控制器,可完成I、Q两路信号的同步采集,也可以对一路信号交替采集。 | ||
| 搜索关键词: | 一种 雷达 回波 信号 接收 系统 | ||
【主权项】:
一种雷达回波信号接收系统,包括触发器、缓冲器、信号调理电路、A/D转换模块、时钟模块、FPGA、SDRAM、EEPROM、总线控制芯片、CPCI总线和CPCI总线工控机,其特征在于:触发器与缓冲器相连,用于接收上升沿触发信号后输出脉冲信号给FPGA;缓冲器作为输入信号的缓冲区,可以暂存触发器传输的信号供FPGA调用;FPGA即现场可编程门阵列,可完成整个系统的逻辑控制,内部嵌有32位的微处理器IP核MicroBlaze;信号调理电路与A/D转换模块相连,作为外部信号采集的最前端,外部信号经信号调理电路处理后,将信号控制在A/D转换模块可以处理的范围内,A/D转换模块将模拟信号转换为数字信号并传输至FPGA;时钟模块可以为FPGA和A/D转换模块提供时钟信号;SDRAM和EEPROM用于存放FPGA上的数据;总线控制芯片选用PLX公司的PCI9656总线控制芯片,作为桥接芯片,在PCI总线和本地总线之间传输数据;利用CPCI总线可以完成采集控制命令的下发和采集数据上传的功能;通过通道选择,利用CPCI总线控制器,可完成I、Q两路信号的同步采集,也可以对一路信号交替采集。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于宋强;,未经宋强;许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201520043821.3/,转载请声明来源钻瓜专利网。
- 上一篇:汽车底盘安全预警系统
- 下一篇:电能表相位仪的改进型接线端子





