[发明专利]一种高速采集处理系统瞬态功耗降低电路及方法有效

专利信息
申请号: 201510944721.2 申请日: 2015-12-16
公开(公告)号: CN105468073B 公开(公告)日: 2017-05-10
发明(设计)人: 谭贤红;段宣义;刘汝猛;贾建超;孙娟;李彬;于涛;施浩强 申请(专利权)人: 西安空间无线电技术研究所
主分类号: G05F1/56 分类号: G05F1/56
代理公司: 中国航天科技专利中心11009 代理人: 马全亮
地址: 710100 陕*** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种高速采集处理系统瞬态功耗降低电路及方法,基于多片AD和FPGA实现,多片高速AD模数转换模块完成多路宽带信号的采集,FPGA完成多片高速AD模数转换模块的上电控制、配置并完成高速AD模数转换模块输出的高速并行信号的接收及处理,开关电源类型的DC/DC模块完成+28V转+5V,开关电源类型的点负载模块分别完成+5V电压转+1.2V电压和+5V电压转+2.5V电压的功能,多片线性稳压电源模块完成+2.5V转+1.9V的功能,调节点负载模块的开关频率和补偿参数。本发明使高速采集电路在FPGA加载及宽带信号输入的情况下瞬态功耗得到一定的抑制,DC/DC模块在瞬态功耗接近额定输出时仍能稳定工作,从而保证DC/DC模块较高的输出效率,从而降低了整机的热耗。
搜索关键词: 一种 高速 采集 处理 系统 瞬态 功耗 降低 电路 方法
【主权项】:
一种高速采集处理系统瞬态功耗降低电路,其特征在于:包括多个高速AD转换模块、FPGA模块、DC/DC模块、两个点负载模块和多个线性稳压模块;DC/DC模块对输入的电压进行电压转换,输出点负载模块工作电压至两个点负载模块,一个点负载模块对输入的所述点负载模块工作电压进行电压转换,输出FPGA内核电压给FPGA芯片;另一个点负载模块对输入的所述点负载模块工作电压进行电压转换,输出FPGA的I/O电压至FPGA芯片,同时,所述FPGA的I/O电压还被输出到多个线性稳压模块,多个线性稳压模块对输入电压进行线性稳压变换,产生AD工作电压并输出至多个高速AD转换模块;FPGA分时产生高速AD模数转换模块的上电控制信号,控制多个高速AD模数转换模块逐一上电;FPGA还分时产生高速AD模数转换模块的配置信号,控制多个高速AD模数转换模块逐一配置;高速AD转换模块对输入的宽带模拟信号进行采样,并进行模数转换及降速后,得到并行数字信号输出至FPGA。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安空间无线电技术研究所,未经西安空间无线电技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201510944721.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top