[发明专利]交叉耦合振荡器排列、集成电路以及电子设备有效
申请号: | 201510724051.3 | 申请日: | 2015-10-29 |
公开(公告)号: | CN105577119B | 公开(公告)日: | 2018-11-13 |
发明(设计)人: | 柏纳得马克坦博克 | 申请(专利权)人: | 联发科技(新加坡)私人有限公司 |
主分类号: | H03B5/04 | 分类号: | H03B5/04 |
代理公司: | 深圳市威世博知识产权代理事务所(普通合伙) 44280 | 代理人: | 何青瓦 |
地址: | 新加坡138628*** | 国省代码: | 新加坡;SG |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明实施例公开了交叉耦合振荡器排列、集成电路及电子设备,其中,所述交叉耦合振荡器排列包括第一振荡器核心和与所述第一振荡器核心大体上相同的第二振荡器核心,所述第一振荡器核心和所述第二振荡器核心反相交叉耦合;以及所述第一振荡器核心和所述第二振荡器核心被串联连接以致所述第一振荡器核心由第一电压和第二电压之间的电源供电以及所述第二振荡器核心由所述第二电压和第三电压之间的电源供电。本发明实施例可用来平衡振荡器输出的工作周期且可重复使用相同的电源电流。 | ||
搜索关键词: | 交叉 耦合 振荡器 排列 集成电路 以及 电子设备 | ||
【主权项】:
1.一种交叉耦合振荡器排列,其特征在于,包括:第一振荡器核心;以及与所述第一振荡器核心大体上相同的第二振荡器核心;其中,所述第一振荡器核心和所述第二振荡器核心中的每一个包括时钟输出和时钟反相输出,且所述第一振荡器核心的时钟输出通过耦合电容器耦接于所述第二振荡器核心的时钟反相输出,所述第一振荡器核心的时钟反相输出通过耦合电容器耦接于所述第二振荡器核心的时钟输出,以便所述第一振荡器核心和所述第二振荡器核心反相交叉耦合;以及所述第一振荡器核心和所述第二振荡器核心被串联连接以致所述第一振荡器核心由第一电压和第二电压之间的电源供电以及所述第二振荡器核心由所述第二电压和第三电压之间的电源供电。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联发科技(新加坡)私人有限公司,未经联发科技(新加坡)私人有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510724051.3/,转载请声明来源钻瓜专利网。