[实用新型]一种光数字继电保护测试仪时间特性检验装置有效
申请号: | 201420492873.4 | 申请日: | 2014-08-28 |
公开(公告)号: | CN204065685U | 公开(公告)日: | 2014-12-31 |
发明(设计)人: | 周勤;熊华强;王治;胡海梅;陈克旭;裴茂林;衷丽兰;谢文婧;刘见;熊茹 | 申请(专利权)人: | 国家电网公司;国网江西省电力科学研究院 |
主分类号: | G04F10/00 | 分类号: | G04F10/00 |
代理公司: | 南昌市平凡知识产权代理事务所 36122 | 代理人: | 姚伯川 |
地址: | 100761 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种光数字继电保护测试仪时间特性检验装置,该检验装置以CPU、现场可编程门阵列FPGA、存储器系统、复杂可编程逻辑器件CPLD为核心,再加上光纤以太网模块PHY、光纤收发器、电以太网模块PHY、恒温晶振、本地时钟电路、LED外围部件组成;所述FPGA通过数据接口PCIe与CPU互联,同时CPU与光纤以太网模块互联;所述恒温晶振分别与CPU和本地时间电路连接;所述存储器系统由EEROM存储器和DDR3存储器组成,所述存储器DDR3与CPU连接。本实用新型光数字继电保护测试仪时间特性检验装置可有效检验光数字继电保护测试仪的时间特性,适用于电力科研单位及高校电力实验室。 | ||
搜索关键词: | 一种 数字 保护 测试仪 时间 特性 检验 装置 | ||
【主权项】:
一种光数字继电保护测试仪时间特性检验装置,其特征在于,所述检验装置以CPU、现场可编程门阵列FPGA、存储器系统、复杂可编程逻辑器件CPLD为核心,再加上光纤以太网模块PHY、光纤收发器、电以太网模块PHY、恒温晶振、本地时钟电路、LED外围部件组成;所述FPGA通过数据接口PCIe与CPU互联,同时CPU与光纤以太网模块互联;所述恒温晶振分别与CPU和本地时间电路连接;所述存储器系统由EEROM存储器和DDR3存储器组成,所述存储器DDR3与CPU连接;所述电以太网模块通过数据接口RGMII与CPU互联;所述CPLD通过本地总线与CPU互联,CPLD通过地址总线与EEROM互联,CPLD还与LED互联。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于国家电网公司;国网江西省电力科学研究院,未经国家电网公司;国网江西省电力科学研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201420492873.4/,转载请声明来源钻瓜专利网。
- 上一篇:一种便携式卫星同步时钟检测装置
- 下一篇:一种马桶冲水阀按键