[发明专利]一种基于FPGA的多通道数字滤波器有效

专利信息
申请号: 201410820113.6 申请日: 2014-12-24
公开(公告)号: CN104467740A 公开(公告)日: 2015-03-25
发明(设计)人: 李瑜;尹陆军;严良占 申请(专利权)人: 安徽天沃电气技术有限公司
主分类号: H03H17/02 分类号: H03H17/02
代理公司: 安徽汇朴律师事务所 34116 代理人: 汪蕙
地址: 230088 安*** 国省代码: 安徽;34
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种基于FPGA的多通道数字滤波器,将低通滤波器内核与外部多路数据通道、分频计数器、开关计数器和上升沿检测器封装。该分频计数器将上升沿有效的外部输入提示信号ND到或因计数满1000将输出拉高电平后,将计数值复位至0。开关计数器对分频计数器的输出进行计数,且根据该开关计数器的输出驱动通道的切换。本发明相比现有技术具有以下优点:本发明的一种基于FPGA的多通道数字滤波器,将滤波功能设计为一个固定的核,不同路的信号通过不同时间阀片来轮询使用内核,通过分频计数器、开关技术器实现多路信号对滤波核的共用,并对低通滤波器内核的数据先放大计算后再缩小,以保持计算过程中的精度不丢失。
搜索关键词: 一种 基于 fpga 通道 数字滤波器
【主权项】:
一种基于FPGA的多通道数字滤波器,其特征包括:将低通滤波器LP_Filter内核与外部多路数据通道、分频计数器、开关计数器和上升沿检测器封装,每个数据通道内设周期为1000的时间阀片,外部的数字输入信号在通道内传输经两级FIFO寄存器处理,经一级FIFO寄存器处理为一步时延输入信号,经两级FIFO寄存器处理为两步时延输入信号,该数字输入信号、一步时延输入信号、两步时延输入信号均通过三态开关接入低通滤波器LP_Filter内核;该分频计数器将上升沿有效的外部输入提示信号ND到或因计数满1000将输出拉高电平后,将计数值复位至0,从新计数;该开关计数器对分频计数器的输出进行计数,且根据该开关计数器的输出驱动通道的切换;该上升沿检测器接受开关计数器的信号,判断是否产生一个上升的上升沿电平,并通知下级功能模块读取数据。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于安徽天沃电气技术有限公司,未经安徽天沃电气技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201410820113.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top