[发明专利]一种宽带波束成形算法、网元以及系统有效

专利信息
申请号: 201410767965.3 申请日: 2014-12-12
公开(公告)号: CN104518821B 公开(公告)日: 2019-05-24
发明(设计)人: 宫新保;徐骁;凌小峰 申请(专利权)人: 上海华为技术有限公司
主分类号: H04B7/0408 分类号: H04B7/0408;H04B7/06;H04L27/26
代理公司: 深圳市深佳知识产权代理事务所(普通合伙) 44285 代理人: 王仲凯
地址: 200121 上*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明实施例提供了一种宽带波束成形计算方法、网元以及系统,所述宽带波束成形计算方法包括:分别将各路输入信号分成多个数据块,对各路所述输入信号的各所述数据块的末尾分别进行补零,通过第一DFT处理器对补零后的各数据块进行DFT计算;通过乘法器将所述第一DFT处理器输出的各序列分别进行加权计算;通过加法器将各所述乘法器输出的序列进行求和计算;通过第二DFT处理器对所述加法器输出的序列进行IDFT计算;将所述第二DFT处理器输出的序列通过重叠相加法进行重叠相加求和。可见,本实施例使得在资源使用上达到了与频域实现方式相当的效率,且不存在频域实现算法中块与块之间相位不连续的问题。
搜索关键词: 宽带波束 数据块 处理器输出 乘法器 处理器 补零 成形 频域 网元 相加 加法器输出 成形算法 加权计算 求和计算 资源使用 不连续 加法器 求和 末尾 算法 输出
【主权项】:
1.一种宽带波束成形计算方法,其特征在于,包括:分别将各路输入信号分成多个数据块,且各所述数据块中所包含的样点数相同;对各路所述输入信号的各所述数据块的末尾分别进行补零,以使补零后的各数据块的长度满足预设长度;通过与各路所述输入信号分别对应的第一DFT处理器对补零后的各数据块进行DFT计算;通过与各路所述输入信号分别对应的乘法器将所述第一DFT处理器输出的各序列分别进行加权计算;通过加法器将各所述乘法器输出的序列进行求和计算;通过第二DFT处理器对所述加法器输出的序列进行IDFT计算;将所述第二DFT处理器输出的序列通过重叠相加法进行重叠相加求和;所述通过与各路所述输入信号分别对应的乘法器将所述第一DFT处理器输出的各序列分别进行加权计算包括:所述乘法器确定所述乘法器的主频为fs*N/K,其中,fs为所述输入信号的主频,K为将各路所述输入信号所分成的各数据块中所包含的样点数,N为补零后的各数据块中所包含的样点数;所述乘法器确定与各所述数据块内的各样点对应的加权系数;所述乘法器根据所述主频fs*N/K以及与各样点对应的所述加权系数对所述第一DFT处理器输出的各序列分别进行加权计算。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华为技术有限公司,未经上海华为技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201410767965.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top