[发明专利]用于在存储系统中校准写入定时的方法和装置有效

专利信息
申请号: 201410332249.2 申请日: 2008-04-21
公开(公告)号: CN104134454B 公开(公告)日: 2019-01-08
发明(设计)人: T·乔范尼尼;A·古普塔;I·谢弗;S·C·沃 申请(专利权)人: 拉姆伯斯公司
主分类号: G11C7/10 分类号: G11C7/10;G11C11/4076
代理公司: 北京市金杜律师事务所 11256 代理人: 王茂华
地址: 美国加利*** 国省代码: 美国;US
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明的各实施方式涉及用于在存储系统中校准写入定时的方法和装置。描述了对在执行写入操作中涉及的信号之间的定时关系进行校准的系统,其包括耦接到存储器芯片集合的存储器控制器,其中每个存储器芯片包括被配置为校准在写入操作期间在存储器芯片处从存储器控制器接收的数据选通信号和时钟信号之间的相位关系的相位检测器。存储器控制器被配置以执行一个或多个写入‑读取‑验证操作以便校准数据选通信号和时钟信号之间的时钟周期关系,其中写入‑读取‑验证操作涉及相对时钟信号将数据选通信号上的延迟改变倍数个时钟周期。在此系统的变体中,存储器芯片上的相位检测器被配置以从存储器控制器接收信号并使用标记信号对时钟信号中的特定时钟周期加窗,使用数据选通信号捕获加窗时钟信号,以便促进定时关系的校准。
搜索关键词: 用于 存储系统 校准 写入 定时 方法 装置
【主权项】:
1.一种用于与存储器芯片集合通信的存储器控制器,所述存储器控制器包括:用于对在存储器芯片处从所述存储器控制器接收的数据选通信号与时钟信号之间的相位关系进行校准的接口;用于接收使用位于所述存储器芯片上的相位检测器产生的输出以对所述相位关系进行校准的电路;以及用于执行至少一个写入‑读取‑验证操作以校准所述数据选通信号与所述时钟信号之间的时钟周期关系的接口,其中所述写入‑读取‑验证操作涉及相对所述时钟信号将所述数据选通信号上的延迟改变所述时钟信号的倍数个时钟周期。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于拉姆伯斯公司,未经拉姆伯斯公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201410332249.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top