[发明专利]一种Mini‑LVDS通道复用接口及其通道信号分时复用方法有效
申请号: | 201410272843.7 | 申请日: | 2014-06-18 |
公开(公告)号: | CN104038718B | 公开(公告)日: | 2017-09-01 |
发明(设计)人: | 刘兴宾 | 申请(专利权)人: | 广州晶序达电子科技有限公司 |
主分类号: | H04N5/765 | 分类号: | H04N5/765;G09G3/36 |
代理公司: | 北京挺立专利事务所(普通合伙)11265 | 代理人: | 李鑫 |
地址: | 511430 广东省广州市番禺区*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种Mini‑LVDS通道复用接口及通道信号分时复用方法,用m表示复用的总通道数、n表示一个通道包含的差分信号对数,其特征在于通道1至通道m的时钟信号C1LVCLK~CmLVCLK全部与主控芯片的时钟输出信号CXLVCLK相连接;通道1~m的第一对数据信号C1LV1~CmLV1分别与主控芯片的数据输出信号C1LV1至CmLV1相连接;通道1~m的第n(n大于或等于2)对数据信号C1LVn~CmLVn全部与主控芯片的数据输出信号CXLVn相连接。本发明使得主控芯片输出的差分数据信号可以在不同的通道之间分时复用,从而节省了主控芯片的差分数据IO,进而降低了生产规模和成本。 | ||
搜索关键词: | 一种 mini lvds 通道 接口 及其 信号 分时 方法 | ||
【主权项】:
一种Mini‑LVDS通道复用接口,用m表示复用的总通道数、n表示一个通道包含的差分信号对数,其特征在于:硬件电路上通道1的时钟信号C1LVCLK、通道2的时钟信号C2LVCLK……通道m的时钟信号CmLVCLK全部与主控芯片的时钟输出信号CXLVCLK相连接,共同由CXLVCLK控制;通道1~m的第一对数据信号C1LV1、C2LV1……CmLV1分别与主控芯片的数据输出信号C1LV1、C2LV1……CmLV1相连接,分别由主控芯片的C1LV1、C2LV1……CmLV1控制;通道1~m的第2对数据信号C1LV2、C2LV2……CmLV2全部与主控芯片的数据输出信号CXLV2相连接,共同由CXLV2控制;依此类推,通道1~m的第n对数据信号C1LVn、C2LVn……CmLVn全部与主控芯片的数据输出信号CXLVn相连接,共同由CXLVn控制。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广州晶序达电子科技有限公司,未经广州晶序达电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201410272843.7/,转载请声明来源钻瓜专利网。
- 上一篇:一种智能控制辅助加热设备旁通的太阳能集热器系统
- 下一篇:插口式灯头体